一种基于FPGA的单比特降维快速傅里叶变换方法

    公开(公告)号:CN117076833B

    公开(公告)日:2023-12-12

    申请号:CN202311332951.4

    申请日:2023-10-16

    IPC分类号: G06F17/14

    摘要: 本发明公开了一种基于FPGA的单比特降维快速傅里叶变换方法,属于信号处理技术领域,包括以下步骤:通过引入偏移频率分离目标分量和谐波分量,得出偏移频率和采样频率的取值范围,还需要算出在采样频率范围内每个FFT点所对应的频率,再根据偏移后目标分量所在频率范围找到在此频率范围内的FFT点,将频率范围外的其他FFT点数全部置0,留下需要的FFT输出,只留下所需要FFT输出对应的蝶形结构,删除多余的蝶形结构,得到简化后的蝶形图,并通过FPGA并行运行的特点实现新的蝶形图。本发明采用上述的一种基于FPGA的单比特降维快速傅里叶变换方法,将 点FFT原本的 个输出降低到原来的 ,达到简化蝶形图,降低单比特傅里叶变换运算的运算量,节省运算资源。

    一种基于FPGA的单比特降维快速傅里叶变换方法

    公开(公告)号:CN117076833A

    公开(公告)日:2023-11-17

    申请号:CN202311332951.4

    申请日:2023-10-16

    IPC分类号: G06F17/14

    摘要: 本发明公开了一种基于FPGA的单比特降维快速傅里叶变换方法,属于信号处理技术领域,包括以下步骤:通过引入偏移频率分离目标分量和谐波分量,得出偏移频率和采样频率的取值范围,还需要算出在采样频率范围内每个FFT点所对应的频率,再根据偏移后目标分量所在频率范围找到在此频率范围内的FFT点,将频率范围外的其他FFT点数全部置0,留下需要的FFT输出,只留下所需要FFT输出对应的蝶形结构,删除多余的蝶形结构,得到简化后的蝶形图,并通过FPGA并行运行的特点实现新的蝶形图。本发明采用上述的一种基于FPGA的单比特降维快速傅里叶变换方法,将#imgabs0#点FFT原本的#imgabs1#个输出降低到原来的#imgabs2#,达到简化蝶形图,降低单比特傅里叶变换运算的运算量,节省运算资源。

    一种基于FPGA实时高分辨SAR-光学联合成像处理系统

    公开(公告)号:CN118131237B

    公开(公告)日:2024-07-19

    申请号:CN202410537069.1

    申请日:2024-04-30

    申请人: 深圳大学

    摘要: 本发明公开了一种基于FPGA实时高分辨SAR‑光学联合成像处理系统,涉及信号处理技术领域,包括以太网数据收发模块,距离向数据处理模块,方位向数据处理模块,光学图像采集处理模块,多源感知信息融合显示模块和无线图传模块;本发明基于FPGA通过千兆以太网对雷达原始数据进行配置与采集并对数据实部虚部重排列,通过数据写入地址控制同时完成直流分量抑制,转置以及双帧图像缓存。通过数据分流处理同时完成自适应成像增强,fftshift以及双帧图像缓存;自适应图像增强采用获取图像中最大值位宽,并根据位宽自动选择不同的显示方案。通过PS端完成自研SAR图像插值算法完成雷达图像插值。通过显示坐标控制以及数据同步将雷达视频流与光学视频流实时融合显示。

    一种基于FPGA实时高分辨SAR-光学联合成像处理系统

    公开(公告)号:CN118131237A

    公开(公告)日:2024-06-04

    申请号:CN202410537069.1

    申请日:2024-04-30

    申请人: 深圳大学

    摘要: 本发明公开了一种基于FPGA实时高分辨SAR‑光学联合成像处理系统,涉及信号处理技术领域,包括以太网数据收发模块,距离向数据处理模块,方位向数据处理模块,光学图像采集处理模块,多源感知信息融合显示模块和无线图传模块;本发明基于FPGA通过千兆以太网对雷达原始数据进行配置与采集并对数据实部虚部重排列,通过数据写入地址控制同时完成直流分量抑制,转置以及双帧图像缓存。通过数据分流处理同时完成自适应成像增强,fftshift以及双帧图像缓存;自适应图像增强采用获取图像中最大值位宽,并根据位宽自动选择不同的显示方案。通过PS端完成自研SAR图像插值算法完成雷达图像插值。通过显示坐标控制以及数据同步将雷达视频流与光学视频流实时融合显示。