异步采样架构及芯片
    1.
    发明授权

    公开(公告)号:CN112771783B

    公开(公告)日:2023-10-10

    申请号:CN201980002046.8

    申请日:2019-09-03

    IPC分类号: H03L7/00

    摘要: 本申请公开了一种异步采样架构(100)及芯片,所述异步采样架构用来从所述对端接收第一输入数据串,所述异步采样架构包括:第一寄存器(102),用来缓存所述第一输入数据串,其中所述第一输入数据串(d1)是依据所述对端的对端时钟被写入所述第一寄存器;以及门控时钟产生单元(106),用来产生门控时钟(CLK_G),所述门控时钟的频率和所述对端时钟的频率相同,且所述第一输入数据串依据所述门控时钟从所述第一寄存器被读出为第一输出数据串(d1ff)。

    异步采样架构及芯片
    2.
    发明公开

    公开(公告)号:CN112771783A

    公开(公告)日:2021-05-07

    申请号:CN201980002046.8

    申请日:2019-09-03

    IPC分类号: H03L7/00

    摘要: 本申请公开了一种异步采样架构(100)及芯片,所述异步采样架构用来从所述对端接收第一输入数据串,所述异步采样架构包括:第一寄存器(102),用来缓存所述第一输入数据串,其中所述第一输入数据串(d1)是依据所述对端的对端时钟被写入所述第一寄存器;以及门控时钟产生单元(106),用来产生门控时钟(CLK_G),所述门控时钟的频率和所述对端时钟的频率相同,且所述第一输入数据串依据所述门控时钟从所述第一寄存器被读出为第一输出数据串(d1ff)。