存储资源池化系统及动态调整方法

    公开(公告)号:CN115543192A

    公开(公告)日:2022-12-30

    申请号:CN202211141811.4

    申请日:2022-09-20

    Inventor: 李传宝

    Abstract: 本发明公开了一种存储资源池化系统,包括存储子系统和服务器主板子系统,其中:所述存储子系统包括交换模块和以太网固态盘,交换模块采用以太网交换芯片完成数据交换功能,以太网固态盘为基于以太网接口的固态盘;服务器主板子系统包括处理器系统模块、智能网卡模块和人工智能模块,服务器主板子系统通过智能网卡模块和存储子系统连接,完成业务数据的交换,服务器主板子系统通过PCIE实现存储子系统的管理。本发明存储架构的访问路径可以不经过CPU,直接访问SSD阵列,不会产生CPU处理瓶颈;基于以太网交换技术,对外接口200G并可扩展,对每个SSD是100G带宽并可扩展,整个传输路径不存在带宽瓶颈。本发明还提供了相应的存储资源池化系统的动态调整方法。

    实现在线编程的嵌入式系统、编程器及方法

    公开(公告)号:CN107729033B

    公开(公告)日:2020-07-28

    申请号:CN201710863327.5

    申请日:2017-09-22

    Inventor: 李传宝 罗雄豹

    Abstract: 本发明公开了一种实现在线编程的嵌入式系统、编程器及方法,涉及嵌入式系统设计领域。该嵌入式系统包括PC、PC软件、以太网线缆、编程器、柔性延长线缆、目标板,编程器包括顺次相连的以太网接口电路、SoC电路、第一8位宽总线/JTAG/I2C接口缓冲电路、第一接插件,以太网线缆分别连接PC机的网卡接口、编程器的以太网接口电路,目标板包括第二接插件、第二8位宽总线/JTAG/I2C接口缓冲电路、串并转换电路、FLASH芯片、CPLD、电源管理芯片。本发明能够实现在线烧录程序,支持一键下载和批量下载,显著提高生产效率。

    支持热拔插的RS232接口电路

    公开(公告)号:CN102760113B

    公开(公告)日:2015-07-15

    申请号:CN201210188686.2

    申请日:2012-06-08

    Abstract: 本发明公开了一种支持热拔插的RS232接口电路,包括电源隔离电路和数据信号隔离电路,电源隔离电路中设有限流负载开关以抑制浪涌电流,数据信号隔离电路包括第一光耦、第二光耦和三极管,数据发送信号RXD232经第一缓冲保护电路输入到第一光耦,数据发送信号UART0OUT输入到第二光耦,第二光耦的输出信号经上拉电阻连接至三极管的基极,三极管的发射极接电源隔离电路输出的P9V,电源隔离电路输出的N9V经下拉分流电阻电路连接至三极管的集电极。本发明,如果RS232接口出现的电流超过了设定的阈值,则限流负载开关自动关断,且通过第一、第二保护电路钳制过压,实现了RS232接口电路支持热拔插的功能。

    一种实现CPLD和FLASH编程一体化的装置及方法

    公开(公告)号:CN104536762A

    公开(公告)日:2015-04-22

    申请号:CN201510005793.0

    申请日:2015-01-07

    Abstract: 一种实现CPLD和FLASH编程一体化的装置及方法,涉及嵌入式系统技术领域,该装置包括编程器、目标板及总线解码器;所述编程器包括安装有软件的上位机、SOC芯片;所述目标板包括至少一个FLASH芯片、至少一个CPLD芯片;所述上位机通过USB数据线与SOC芯片的输入端相连,SOC芯片的输出端通过自定义并行总线与总线解码器的输入端相连,每一个CPLD芯片通过JTAG总线与SOC芯片的输出端相连,每一个FLASH芯片通过并行总线与总线解码器的输出端相连。本发明解决了传统方法CPLD和FLASH编程操作繁琐的问题,简化了编程工序,提高了生产效率,节省了人力成本;解决了传统编程方法中FLASH不能在线编程的问题,拓展了使用场景。

    一种隔离型光传输设备供电压采集电路

    公开(公告)号:CN102331522B

    公开(公告)日:2014-02-05

    申请号:CN201110238296.7

    申请日:2011-08-19

    Inventor: 李传宝

    Abstract: 本发明涉及光传输设备供电压采集电路,具体说是一种隔离型光传输设备供电压采集电路,采用型号为ADUM7441的磁隔离芯片IC2和型号为ADC084S021的四通道的模数转换芯片IC4搭建隔离采样电路,并采用型号为TL431A的稳压管D1进行电压转化并直接使用负压给整个隔离采集电路供电。本发明所述的隔离型光传输设备供电压采集电路,大大降低整个电压采集电路的成本,而性能满足系统要求,实现了外部供电和系统设备的完全隔离,而又以较高的精度将模拟电压转化为数字信号,极大提高了系统的可靠性。

    一种交换式的HDLC总线
    6.
    发明公开

    公开(公告)号:CN101635661A

    公开(公告)日:2010-01-27

    申请号:CN200910162383.1

    申请日:2009-08-14

    Inventor: 陈俊强 李传宝

    Abstract: 一种交换式的HDLC总线,涉及光网络设备的节点内部单盘管理技术,包括设在网元节点内的主控单元和被管理单元,主控单元中设有一CPU,其特征在于:主控单元中还设有HDLC管理单元,HDLC管理单元通过CPU局部总线接口和CPU交互数据,通过HDLC接口与若干被管理单元连接。本发明所述的交换式的HDLC总线,采用专用的ASIC管理芯片及其软件技术,具有全双工通信和低成本的优点,提高了HDLC总线的管理性能,使得采用HDLC总线机制进行管理的光网络设备可以很容易地实现交换功能。

    一种嵌入式系统的黑匣子装置及其实现方法

    公开(公告)号:CN108549591B

    公开(公告)日:2021-06-15

    申请号:CN201810175269.1

    申请日:2018-03-02

    Abstract: 本发明公开了一种嵌入式系统的黑匣子装置及其实现方法,该黑匣子装置包括子软件运行状态监控模块、异常中断产生模块和黑匣子,子软件运行状态监控模块监控各子软件的运行状态,异常中断产生模块用于在各子软件异常中断或复位时产生中断,黑匣子包括PSoC芯片、SRAM内存、非易失性存储器和供电模块,SRAM内存实时保存各子软件的运行状态和复位信息,PSoC芯片与CPLD和嵌入式系统的CPU进行交互,在嵌入式系统复位或死机时,从SRAM内存中读取保存的全部信息并保存在非易失性存储器中,以及根据指令从非易失性存储器中输出相关信息。本发明,可以起到黑匣子记录和监控功能,方便排查和分析嵌入式系统异常产生的原因。

    可扩展组合的服务器存储背板

    公开(公告)号:CN109116934B

    公开(公告)日:2020-07-28

    申请号:CN201810682459.2

    申请日:2018-06-27

    Abstract: 本发明公开了一种可扩展组合的服务器存储背板,涉及服务器存储背板领域。该背板包括一个主卡、至少一个扩展附卡,每个扩展附卡包括一组电子开关、2个高速连接器,一个高速连接器连接主卡或上一级扩展附卡,另一个高速连接器级联下一级扩展附卡,2个高速连接器之间通过电子开关相连,每个高速连接器均与硬盘相连;主卡通过控制电子开关,将控制信号切换到下一级扩展附卡的高速连接器。本发明能在主卡上级联3个扩展附卡,灵活实现多盘位存储服务器功能,缩短开发时间,提高产品开发速度,降低成本,更新简便。

    调节BootLoader启动地址的电路及方法

    公开(公告)号:CN103345456B

    公开(公告)日:2015-12-02

    申请号:CN201310251350.0

    申请日:2013-06-21

    Abstract: 本发明公开了一种调节BootLoader启动地址的电路及方法,涉及BootLoader领域,电路包括处理器和并行Flash,处理器分别通过控制线、数据线、地址线与并行Flash连接,还包括复杂可编程逻辑器件,复杂可编程逻辑器件的内部电路包括地址控制器和输出可控地址锁存器,地址控制器的内部设有总线读写器和控制寄存器;处理器与总线读写器连接,处理器与输出可控地址锁存器连接;输出可控地址锁存器与并行Flash连接,地址控制器通过控制线与输出可控地址锁存器连接。本发明采用多种不同容量的并行Flash的嵌入式操作系统平台上使用时,不仅操作比较简单,而且生产成本和维护成本均较低。

    一种光传输设备主控系统主备冗余保护的倒换方法

    公开(公告)号:CN102724013B

    公开(公告)日:2014-10-29

    申请号:CN201210239204.1

    申请日:2012-07-11

    Abstract: 本发明涉及一种光传输设备主控系统主备冗余保护的倒换方法,两个主控盘按主备冗余保护分为对偶盘A和B,所述对偶盘A和B上均设有CPLD;倒换控制模块作为完成主备倒换功能的主体由数字逻辑电路来实现,该逻辑电路使用硬件描述语言经相关编译器编译后下载到CPLD中:该倒换方法定义了与背板的标准接口,与软件的标准接口,定义了倒换控制模块逻辑电路的逻辑电平约定和槽位标志线设置;倒换过程完全通过CPLD中的逻辑电路通过自协商来完成。本发明所述的倒换方法,完全硬件实现主备倒换机制,屏蔽了繁琐的软件操作;严格的双主互斥能力;主备互连线少,减少背板走线数量;切换速度较快;高可靠性;可封装成一个通用模块,便于移植使用。

Patent Agency Ranking