-
公开(公告)号:CN109326313A
公开(公告)日:2019-02-12
申请号:CN201810288794.4
申请日:2018-04-03
申请人: 爱思开海力士有限公司
摘要: 存储器装置及其操作方法。本文呈现了一种存储器装置以及操作该存储器装置的方法。该存储器装置可包括:存储器单元;以及页缓冲器,其经由位线联接到存储器单元并且被配置为对存储器单元执行读操作。页缓冲器可包括存储单元,该存储单元被配置为在读操作期间控制位线预充电操作并且存储第一感测操作的结果值。在位线预充电操作之后,在存储单元存储第一感测操作的结果值之前,存储在存储单元中的值被反转。
-
公开(公告)号:CN109326313B
公开(公告)日:2022-07-22
申请号:CN201810288794.4
申请日:2018-04-03
申请人: 爱思开海力士有限公司
摘要: 存储器装置及其操作方法。本文呈现了一种存储器装置以及操作该存储器装置的方法。该存储器装置可包括:存储器单元;以及页缓冲器,其经由位线联接到存储器单元并且被配置为对存储器单元执行读操作。页缓冲器可包括存储单元,该存储单元被配置为在读操作期间控制位线预充电操作并且存储第一感测操作的结果值。在位线预充电操作之后,在存储单元存储第一感测操作的结果值之前,存储在存储单元中的值被反转。
-
公开(公告)号:CN108877854B
公开(公告)日:2022-04-15
申请号:CN201810001997.0
申请日:2018-01-02
申请人: 爱思开海力士有限公司
摘要: 存储装置及其操作方法。一种存储装置包括:多个存储单元;多条位线,多条位线连接到所述多个存储单元;以及多个页缓冲器,多个页缓冲器通过所述多条位线联接到所述多个存储单元,并且对所述多个存储单元执行读取操作,其中,所述多个页缓冲器中的每一个包括:第一锁存器,该第一锁存器在所述读取操作期间控制位线预充电操作;以及第二锁存器,该第二锁存器存储第一感测操作的结果和在所述第一感测操作之后执行的第二感测操作的结果,其中,当所述第一感测操作的结果和所述第二感测操作的结果在所述第二感测操作期间彼此不同时,存储在所述第二锁存器中的值被反转。
-
公开(公告)号:CN111402944A
公开(公告)日:2020-07-10
申请号:CN201910738948.X
申请日:2019-08-12
申请人: 爱思开海力士有限公司
摘要: 具有改进的编程和擦除操作的存储器装置及其操作方法。一种存储器装置包括:具有共享源极线的多个存储块的存储器单元阵列;用于对多个存储块当中的被选存储块执行编程操作和擦除操作的外围电路;以及用于控制外围电路的控制逻辑。控制逻辑将外围电路控制为使得多个存储块当中的未选存储块中所包括的多个源极选择晶体管当中的与源极线相邻的一些源极选择晶体管在编程操作期间的源极线预充电操作中被浮置。
-
公开(公告)号:CN111402944B
公开(公告)日:2023-05-16
申请号:CN201910738948.X
申请日:2019-08-12
申请人: 爱思开海力士有限公司
摘要: 具有改进的编程和擦除操作的存储器装置及其操作方法。一种存储器装置包括:具有共享源极线的多个存储块的存储器单元阵列;用于对多个存储块当中的被选存储块执行编程操作和擦除操作的外围电路;以及用于控制外围电路的控制逻辑。控制逻辑将外围电路控制为使得多个存储块当中的未选存储块中所包括的多个源极选择晶体管当中的与源极线相邻的一些源极选择晶体管在编程操作期间的源极线预充电操作中被浮置。
-
公开(公告)号:CN108877854A
公开(公告)日:2018-11-23
申请号:CN201810001997.0
申请日:2018-01-02
申请人: 爱思开海力士有限公司
CPC分类号: G11C16/26 , G11C11/5642 , G11C16/24 , G11C16/32 , G11C2211/5642
摘要: 存储装置及其操作方法。一种存储装置包括:多个存储单元;多条位线,多条位线连接到所述多个存储单元;以及多个页缓冲器,多个页缓冲器通过所述多条位线联接到所述多个存储单元,并且对所述多个存储单元执行读取操作,其中,所述多个页缓冲器中的每一个包括:第一锁存器,该第一锁存器在所述读取操作期间控制位线预充电操作;以及第二锁存器,该第二锁存器存储第一感测操作的结果和在所述第一感测操作之后执行的第二感测操作的结果,其中,当所述第一感测操作的结果和所述第二感测操作的结果在所述第二感测操作期间彼此不同时,存储在所述第二锁存器中的值被反转。
-
-
-
-
-