一种链式SVG控制系统及控制方法

    公开(公告)号:CN107342593A

    公开(公告)日:2017-11-10

    申请号:CN201710479609.5

    申请日:2017-06-22

    IPC分类号: H02J3/18

    摘要: 一种链式SVG控制系统及控制方法,该系统包括内环控制部分和外环控制部分,其中内环控制部分由依次连接的AD数据采样模块、内环数据变换模块、电流内环控制模块和前馈计算模块组成,由现场可编程门阵列FPGA进行控制;外环控制部分由外环数据读取模块、与外环数据读取模块连接的外环数据变换模块、与外环数据变换模块连接的外环控制算法模块以及锁相环SPLL模块组成,由数字信号处理器DSP进行控制;内环控制器部分和外环控制器部分采用DSP+FPGA异构多处理器并行控制计算架构;本发明还公开了该系统的控制方法;本发明控制系统中采用内环与外环分离,同时采用DSP+FPGA异构多处理器并行控制,最大限度地提升了系统性能。

    一种链式SVG控制系统及控制方法

    公开(公告)号:CN107342593B

    公开(公告)日:2019-12-31

    申请号:CN201710479609.5

    申请日:2017-06-22

    IPC分类号: H02J3/18

    摘要: 一种链式SVG控制系统及控制方法,该系统包括内环控制部分和外环控制部分,其中内环控制部分由依次连接的AD数据采样模块、内环数据变换模块、电流内环控制模块和前馈计算模块组成,由现场可编程门阵列FPGA进行控制;外环控制部分由外环数据读取模块、与外环数据读取模块连接的外环数据变换模块、与外环数据变换模块连接的外环控制算法模块以及锁相环SPLL模块组成,由数字信号处理器DSP进行控制;内环控制器部分和外环控制器部分采用DSP+FPGA异构多处理器并行控制计算架构;本发明还公开了该系统的控制方法;本发明控制系统中采用内环与外环分离,同时采用DSP+FPGA异构多处理器并行控制,最大限度地提升了系统性能。