跳频数字预失真训练装置、方法和跳频数字预失真装置

    公开(公告)号:CN113037224B

    公开(公告)日:2024-06-25

    申请号:CN201911355280.7

    申请日:2019-12-25

    IPC分类号: H03F1/32 H04B1/7136

    摘要: 本申请涉及一种跳频数字预失真训练装置、方法和跳频数字预失真装置,所述训练装置包括频响补偿设备、信号产生设备、选择器、发射机、无记忆非线性补偿设备和控制设备。所述信号产生设备的第一输出端与所述频响补偿设备的输入端连接。所述选择器的第一输入端与所述频响补偿设备的输出端连接,所述选择器的第二输入端与所述信号产生设备的第二输出端连接。所述发射机的输入端与所述选择器的输出端连接。所述控制设备的输入端与所述发射机的输出端信号连接。所述控制设备的各个输入端分别与所述频响补偿设备、所述信号产生设备、所述选择器和所述无记忆非线性补偿设备均信号连接。本申请实施例提供的装置能够降低跳频数字预失真处理的复杂度。

    跳频数字预失真训练装置、方法和跳频数字预失真装置

    公开(公告)号:CN113037224A

    公开(公告)日:2021-06-25

    申请号:CN201911355280.7

    申请日:2019-12-25

    IPC分类号: H03F1/32 H04B1/7136

    摘要: 本申请涉及一种跳频数字预失真训练装置、方法和跳频数字预失真装置,所述训练装置包括频响补偿设备、信号产生设备、选择器、发射机、无记忆非线性补偿设备和控制设备。所述信号产生设备的第一输出端与所述频响补偿设备的输入端连接。所述选择器的第一输入端与所述频响补偿设备的输出端连接,所述选择器的第二输入端与所述信号产生设备的第二输出端连接。所述发射机的输入端与所述选择器的输出端连接。所述控制设备的输入端与所述发射机的输出端信号连接。所述控制设备的各个输入端分别与所述频响补偿设备、所述信号产生设备、所述选择器和所述无记忆非线性补偿设备均信号连接。本申请实施例提供的装置能够降低跳频数字预失真处理的复杂度。

    基于Sigma-Delta调制DAC的量化扰动方法及装置

    公开(公告)号:CN114598327A

    公开(公告)日:2022-06-07

    申请号:CN202011396332.8

    申请日:2020-12-03

    IPC分类号: H03M3/00

    摘要: 本发明公开了一种基于Sigma‑Delta调制DAC的量化扰动方法及装置,该方法包括计算确定出的调制信号与确定出的反馈信号的差值,作为目标信号,并对目标信号执行预处理操作,得到积分信号,该预处理包括积分处理;对积分信号执行量化操作,得到目标扰动调制信号,该目标扰动调制信号用于作为DAC的扰动调制信号。可见,本发明通过对计算到的信号执行积分处理,并对积分处理后的信号执行量化操作,能够获取到精准的用于扰动DAC的扰动调制信号,以及增强了扰动调制信号的量化码字的随机性,提高了DAC的SFDR性能,以保证DAC的杂散辐射,且不依赖于DAC具体的实现结构,具有更高的通用性,可以和DEM同时使用。