-
公开(公告)号:CN102880445B
公开(公告)日:2015-03-11
申请号:CN201210264936.6
申请日:2012-07-27
申请人: 电子科技大学
IPC分类号: G06F7/50
摘要: 本发明公开了一种模(2n+1)减法器,具体包括:n位反相器,第一一位反相器,第二一位反相器,二输入与非门,二输入或非门,第一n位二进制加法器和第二n位二进制加法。本发明的模(2n+1)减法器通过两个减数的最高位简单逻辑运算产生预先修正信号,从而实现在第一次加法时就进行相应的修正处理,并在第二次修正时采用两个减数的最高位产生的修正控制信号,从而减少了减法器运算结果的修正次数,从三次减少为二次,从而减少了模(2n+1)减法器所耗费的资源,并提高了运算速度。
-
公开(公告)号:CN102880445A
公开(公告)日:2013-01-16
申请号:CN201210264936.6
申请日:2012-07-27
申请人: 电子科技大学
IPC分类号: G06F7/50
摘要: 本发明公开了一种模(2n+1)减法器,具体包括:n位反相器,第一一位反相器,第二一位反相器,二输入与非门,二输入或非门,第一n位二进制加法器和第二n位二进制加法。本发明的模(2n+1)减法器通过两个减数的最高位简单逻辑运算产生预先修正信号,从而实现在第一次加法时就进行相应的修正处理,并在第二次修正时采用两个减数的最高位产生的修正控制信号,从而减少了减法器运算结果的修正次数,从三次减少为二次,从而减少了模(2n+1)减法器所耗费的资源,并提高了运算速度。
-