-
公开(公告)号:CN101023580A
公开(公告)日:2007-08-22
申请号:CN200580031502.X
申请日:2005-09-09
申请人: 罗姆股份有限公司
CPC分类号: H03F3/217 , H03F3/187 , H03F3/68 , H03F2200/03 , H03F2200/249 , H03F2200/345 , H03F2200/351
摘要: 本发明提供一种能够抑制因基准时钟的频率而引起的音质的下降的音频功率放大器IC和使用该音频功率放大器IC的音频系统。音频功率放大器IC,具备:生成内部时钟的时钟生成电路(10);进行内部时钟的输出或者外部时钟的接收的时钟端子(CLK);时钟选择电路(11),其选择内部时钟和外部时钟的任一个作为基准时钟(BCLK);被输入第一音频信号(Lin)的第一音频信号输入端子(IN1);和第一数字功率放大电路(51),其通过对第一音频信号(Lin)进行基于基准时钟(BCLK)的脉冲调制,从而输出与基准时钟(BCLK)同步的脉冲。
-
公开(公告)号:CN101010873A
公开(公告)日:2007-08-01
申请号:CN200680000707.6
申请日:2006-06-06
申请人: 罗姆股份有限公司
摘要: 积分器(40)在有效的状态下,生成模拟电压(SIG14),以使D类放大器(10)的输出信号(Vsw)的占空比接近于由模拟音频信号(SIG12)规定的占空比。第一静噪电路(20)在有效的状态下,强制地使D类放大器(10)关断。电压固定电路(50)在有效的状态下,将D类放大器(10)的输出端子(104)固定在规定的固定电位(Vdd/2)。第二静噪电路(16)被设置在滤波器(14)的输出端子和接地之间,在有效的状态下,将滤波器(14)的输出端子接地。静噪控制部分(60)分别控制积分器(40)、第一静噪电路(20)、电压固定电路(50)、第二静噪电路(16)。其结果,能够良好地降低起动时、停止时的噪声。
-