用于存内计算的乘法器数字电路、芯片、电子设备

    公开(公告)号:CN113655989B

    公开(公告)日:2022-08-19

    申请号:CN202110970942.2

    申请日:2021-08-23

    IPC分类号: G06F7/52

    摘要: 一种用于存内计算的乘法器数字电路、芯片、电子设备,所述电路包括:至少一行乘法运算结构,每行乘法运算结构包括:输入缓冲电路、存内运算存储单元、以及输出缓冲电路;存内运算存储单元包括:一个传输单元和一个标准6T SRAM单元;所述标准6T SRAM单元用于写入权值,传输单元用于实现权值与数字信号的乘法运算,并将得到的运算结果传送给输出缓冲电路。利用本发明方案,可以减少存内计算所需晶体管的数量,进而减小存储器的体积。

    一种数据运算电路及存算一体芯片

    公开(公告)号:CN113345484A

    公开(公告)日:2021-09-03

    申请号:CN202110705287.8

    申请日:2021-06-24

    IPC分类号: G11C7/12 G11C8/08 G11C7/10

    摘要: 本发明提供了一种数据运算电路及存算一体芯片,该数据运算电路包括译码电路、查询表阵列。译码电路包括被乘数输入端、乘数输入端、译码输出端;被乘数输入端的位宽为N1,输入2N1种被乘数;乘数输入端的位宽为N2,输入2N2种乘数;译码输出端的位宽为2N1+N2,输出2N1+N2种译码输出信号,每种译码输出信号对应一种被乘数和乘数组合。查询表阵列包括与译码输出端连接的存储阵列、以及读出电路;存储阵列中存储有2N1+N2种运算结果,每种运算结果为一种被乘数和乘数组合相乘所得的运算结果;读出电路用于读取存储阵列中和该种译码输出信号对应的运算结果。减少打开字线根数,减少对写操作的干扰。无需进行大量的运算,缩短运算周期,减少能耗,提高运算效率。

    一种写余量控制电路
    3.
    发明授权

    公开(公告)号:CN102723110B

    公开(公告)日:2015-06-24

    申请号:CN201210241039.3

    申请日:2012-07-12

    发明人: 张一平 郑坚斌

    IPC分类号: G11C11/419

    摘要: 本发明提供了一种写余量控制电路,包括时序电路、普通字线驱动电路、虚拟字线驱动电路、信号产生电路,还包括控制电路,其中,控制电路包括至少两个调整管,每个调整管串接在外接电源Vcc与虚拟字线驱动电路中的第一P型MOS管的源极之间,通过控制所述调整管的开关状态,控制虚拟字线驱动电路的输出端的电压变化,当所述虚拟字线驱动电路的输出端的电压达到所述信号产生电路的阈值电压时,所述信号产生电路产生周期结束信号,结束写操作。本申请能够通过调节不同调整管的开启和关断状态,进而调节虚拟字线驱动电路的输出端的电压,进而控制写周期的余量,实现了当静态随机存储器模块列数目较大时,延时t1满足所有存储单元的写入需求。

    一种基于SRAM的存内计算电路、装置及电子设备

    公开(公告)号:CN113889158B

    公开(公告)日:2024-08-30

    申请号:CN202111176583.X

    申请日:2021-10-09

    IPC分类号: G11C7/12 G11C7/10

    摘要: 本申请实施例提供的一种基于SRAM的存内计算电路、装置及电子设备,所述电路包括包含有锁存器的SRAM存储单元、第一传输单元、第二传输单元及逻辑运算单元;第一传输单元的第一控制端与SRAM存储单元内锁存器的第一输出端连接,第一传输单元的第二控制端与第一位线连接,第一传输单元的第一端与逻辑运算单元的第一输入端及第三位线连接;第一传输单元的第二端接地或接电源;第二传输单元的第一控制端与SRAM存储单元内锁存器的第二输出端连接,第二传输单元的第二控制端与第二位线连接,第二传输单元的第一端与逻辑运算单元的第二输入端及第四位线连接;第二传输单元的第二端接地或接电源。用以降低实现难度。

    存储器电路架构、芯片、电子设备

    公开(公告)号:CN115376586A

    公开(公告)日:2022-11-22

    申请号:CN202211085339.7

    申请日:2022-09-06

    IPC分类号: G11C16/04 G11C16/24

    摘要: 本发明公开了一种存储器电路架构、芯片、电子设备,该存储器电路架构包括:控制电路模块、字线驱动电路模块、存储单元模块、运算电路模块;所述存储单元模块包括多个存储单元,所述多个存储单元包括数据存储单元和权重存储单元;所述运算电路模块,用于读取所述数据存储单元及权重存储单元中的数据,并对读出的数据进行逻辑运算;所述字线驱动电路模块,用于为所述存储单元的字线提供驱动信号;所述控制电路模块,用于为所述存储器电路架构中其它模块提供时序控制信号及地址信号。利用本发明,可实现运算能力和正常读写能力的兼容,而且不会对SRAM存储单元的正常读写能力产生影响。

    一种时序追踪电路及方法

    公开(公告)号:CN102930893B

    公开(公告)日:2015-07-08

    申请号:CN201210447356.0

    申请日:2012-11-09

    IPC分类号: G11C7/12

    摘要: 本发明实施例公开了一种时序追踪电路,包括字线充电追踪电路、位线充电追踪电路、位线放电追踪电路、第一驱动电路和第二驱动电路;所述字线充电追踪电路、位线充电追踪电路和位线放电追踪电路的输入端和输出端均位于控制电路的近端;所述字线充电追踪电路的输入端和所述位线充电追踪电路的输入端分别与所述第一驱动电路的输出端连接;所述位线充电追踪电路的输出端与所述第二驱动电路的输入端连接;所述第二驱动电路的输出端与所述位线放电追踪电路的输入端连接;所述字线充电追踪电路、位线充电追踪电路和位线放电追踪电路的输出端分别与所述控制电路连接。本发明实施例解决了现有时序追踪方式精确度低的问题。

    一种ROM存储器及其版图
    7.
    发明公开

    公开(公告)号:CN103093823A

    公开(公告)日:2013-05-08

    申请号:CN201310021444.9

    申请日:2013-01-21

    发明人: 于跃 郑坚斌

    IPC分类号: G11C17/12 H01L27/112

    摘要: 本发明公开一种ROM存储器及其版图,该ROM存储器包括:至少一个MOS管、位线和字线,其中,每个MOS管对应着至少两条位线,而两条或两条以上的位线与MOS管的连接状态可以使MOS管存储两种以上的状态信息。即在ROM存储器面积一定的前提下,通过增加位线区的数目,可以使ROM存储器的一个MOS管可编程的信息大于1比特,相应的降低了1比特信息的存储面积。

    SRAM的读出电路
    8.
    发明公开

    公开(公告)号:CN102708918A

    公开(公告)日:2012-10-03

    申请号:CN201210212874.4

    申请日:2012-06-26

    IPC分类号: G11C11/417

    摘要: 本发明揭示了一种SRAM的读出电路,其包括放大电路模块,钳位电路模块,推挽电路模块,选择输出电路模块,输出电路模块;所述放大电路模块放大并输出SRAM阵列块中数据,包括灵敏放大器,灵敏放大器的SA输入端接灵敏放大器使能控制信号和灵敏放大器选择信号,两个SA输出端所在的第一PMOS管和第二PMOS管的漏极分别共接于第一、第二输出接点,所述钳位电路模块在有效信号来之前将第一、第二输出接点的电位拉伸至低电平,所述推挽电路模块将第一、第二输出接点的电位进行取相反的处理后选择输出;本发明SRAM的读出电路提高了电路的读取速度及电路的稳定性,缩小了电路的版图面积。

    用于存内计算的乘法器数字电路、芯片、电子设备

    公开(公告)号:CN113655989A

    公开(公告)日:2021-11-16

    申请号:CN202110970942.2

    申请日:2021-08-23

    IPC分类号: G06F7/52

    摘要: 一种用于存内计算的乘法器数字电路、芯片、电子设备,所述电路包括:至少一行乘法运算结构,每行乘法运算结构包括:输入缓冲电路、存内运算存储单元、以及输出缓冲电路;存内运算存储单元包括:一个传输单元和一个标准6T SRAM单元;所述标准6T SRAM单元用于写入权值,传输单元用于实现权值与数字信号的乘法运算,并将得到的运算结果传送给输出缓冲电路。利用本发明方案,可以减少存内计算所需晶体管的数量,进而减小存储器的体积。

    电源恢复电压探测器
    10.
    发明授权

    公开(公告)号:CN102970005B

    公开(公告)日:2015-03-11

    申请号:CN201210361417.1

    申请日:2012-09-25

    发明人: 王林 郑坚斌

    IPC分类号: H03K3/3565 G01R19/00

    摘要: 本发明公开了一种电源恢复电压探测器,涉及集成电路技术领域,包括:输入电路、电容耦合电压产生电路、脉冲产生电路、感应放大器及RS触发器。本发明的电源恢复电压探测器能够准确地探测内部电源的电压到达较高的电压值。