一种低噪声高精度采样保持电路结构

    公开(公告)号:CN112468150B

    公开(公告)日:2024-08-16

    申请号:CN202011316811.4

    申请日:2020-11-19

    IPC分类号: H03M1/12

    摘要: 本发明公开了一种低噪声高精度采样保持电路结构,包括:采样电路、传输电路以及复位电路。其中采样电路,利用传输门T1、T2、T3、T4以及晶体管M5、M6、M7、M8改变采样管的衬底电压,从而克服了输入电压引起阈值电压改变,从而造成非线性的问题;同时在采样结束时,利用下级板采样,M11‑M15以及M16‑M20先断开,达到减小采样开关电荷注入和时钟溃通的问题。其中传输电路,利用斩波技术,将输入信号进行采样保持阶段的调制,通过后续的滤波解调后,从而降低采样保持电路晶体管引入的噪声。本发明通过采样阶段和传输阶段的多种电路设计,有效的改善了采样保持电路的非线性和噪声,提高了电路的精度。

    一种低噪声高精度采样保持电路结构

    公开(公告)号:CN112468150A

    公开(公告)日:2021-03-09

    申请号:CN202011316811.4

    申请日:2020-11-19

    IPC分类号: H03M1/12

    摘要: 本发明公开了一种低噪声高精度采样保持电路结构,包括:采样电路、传输电路以及复位电路。其中采样电路,利用传输门T1、T2、T3、T4以及晶体管M5、M6、M7、M8改变采样管的衬底电压,从而克服了输入电压引起阈值电压改变,从而造成非线性的问题;同时在采样结束时,利用下级板采样,M11‑M15以及M16‑M20先断开,达到减小采样开关电荷注入和时钟溃通的问题。其中传输电路,利用斩波技术,将输入信号进行采样保持阶段的调制,通过后续的滤波解调后,从而降低采样保持电路晶体管引入的噪声。本发明通过采样阶段和传输阶段的多种电路设计,有效的改善了采样保持电路的非线性和噪声,提高了电路的精度。

    一种高精度逐次逼近性模数转换器的后台校准方法及系统

    公开(公告)号:CN113037287B

    公开(公告)日:2023-10-20

    申请号:CN202110376296.7

    申请日:2021-04-07

    IPC分类号: H03M1/38

    摘要: 一种高精度逐次逼近性模数转换器的数字后台校准方法及系统,包括以下步骤:步骤1,对逐次逼近型模数转换器输入电压进行采样;步骤2,SAR逻辑控制:控制电容切换,对采样得到的电压完成正负干扰下的电压量化;步骤3,通过量化结果对码值进行校准得到权重迭代结果;步骤4,根据校准后的权重值输出校准后码值。本发明针对逐次逼近型模数转换器的电容阵列电容失配的问题进行研究,给出了一种数字后台校准的改进算法,该算法通过LMS迭代实现对电容权重的校准,并根据采用的码值计算公式确定最后所需要校准的位数以实现对权重值的校准,从而提升逐次逼近型模数转换器的精度。

    一种高精度逐次逼近性模数转换器的后台校准方法及系统

    公开(公告)号:CN113037287A

    公开(公告)日:2021-06-25

    申请号:CN202110376296.7

    申请日:2021-04-07

    IPC分类号: H03M1/38

    摘要: 一种高精度逐次逼近性模数转换器的数字后台校准方法及系统,包括以下步骤:步骤1,对逐次逼近型模数转换器输入电压进行采样;步骤2,SAR逻辑控制:控制电容切换,对采样得到的电压完成正负干扰下的电压量化;步骤3,通过量化结果对码值进行校准得到权重迭代结果;步骤4,根据校准后的权重值输出校准后码值。本发明针对逐次逼近型模数转换器的电容阵列电容失配的问题进行研究,给出了一种数字后台校准的改进算法,该算法通过LMS迭代实现对电容权重的校准,并根据采用的码值计算公式确定最后所需要校准的位数以实现对权重值的校准,从而提升逐次逼近型模数转换器的精度。

    一种应用于CPPLL电路中的低功耗高摆幅低失配电荷泵

    公开(公告)号:CN116827117A

    公开(公告)日:2023-09-29

    申请号:CN202310741984.8

    申请日:2023-06-21

    IPC分类号: H02M3/07

    摘要: 本发明涉及一种应用于CPPLL电路中的低功耗高摆幅低失配电荷泵,包括:轨对轨运算放大器、鉴频鉴相器、上拉电荷泵、下拉电荷泵、一号多路选择器、二号多路选择器、单刀双置开关、开关电荷泵以及时序控制电路。其中,轨对轨运算放大器的输入与输出分别通过多路选择器以及单刀双置开关和上拉电荷泵下拉电荷泵的输入端口连接;时序控制电路连接单刀双置开关以及多路选择器控制其导通实现轨对轨运算放大器按需使用;PFD与开关电荷泵连接控制电荷泵输出。运用本发明所述电荷泵技术,可以在提升电荷泵的性能的同时,降低电荷泵所需功耗。

    一种基于矢量滤波DEM的频谱整形电路

    公开(公告)号:CN115314051A

    公开(公告)日:2022-11-08

    申请号:CN202210789326.1

    申请日:2022-07-06

    IPC分类号: H03M3/00

    摘要: 一种基于矢量滤波DEM的频谱整形电路,包括Sigma‑Delta调制器、DEM电路和多比特DAC;所述DEM电路包括矢量滤波器和矢量排序器,矢量滤波器包括2个I型积分器、2个II型积分器、增益分别为Kg1和Kg2的2条谐振回路、增益分别为K1、K2、K3和1的4条前馈通路、3个数字加法器以及1个延时器z‑1;所述Sigma‑Delta调制器接收输入信号u(t),Sigma‑Delta调制器的输出信号v[n]发送到DEM电路的矢量排序器,再经过DEM电路的矢量滤波器处理之后,矢量排序器输出信号发送到多比特DAC,多比特DAC输出整形后的信号r(t)。本发明能提供稳定的失配整形,并且提高SNR。

    一种应用于DAC失配误差抑制的矢量量化器

    公开(公告)号:CN115208407A

    公开(公告)日:2022-10-18

    申请号:CN202210790446.3

    申请日:2022-07-06

    IPC分类号: H03M3/00

    摘要: 一种应用于DAC失配误差抑制的矢量量化器,包括Sigma‑Delta调制器、DEM电路及多比特DAC,Sigma‑Delta调制器接收输入信号u(t),Sigma‑Delta调制器的输出信号v[n]发送到所述DEM电路,DEM电路包括依次相连的矢量滤波器和矢量排序器,矢量排序器连接1个用于LSB输出的比较器以及基于元件使能的比较器阵列,基于元件使能的比较器阵列包含N个比较器,每个比较器的输出控制对应DAC元件工作或不工作;DEM电路的输出信号输入进多比特DAC,多比特DAC输出矢量量化信号r(t)。本发明在低阶低比特、低阶多比特及高阶多比特的应用场景均能实现失配误差抑制效果的提升,节省硬件开销。