嵌入式系统通讯方式的快速构建方法

    公开(公告)号:CN102135889B

    公开(公告)日:2013-05-22

    申请号:CN201110082170.5

    申请日:2011-04-01

    IPC分类号: G06F9/44 G06F13/42

    摘要: 本发明涉及嵌入式系统通讯方式的快速构建方法,嵌入式目标机中预装嵌入式操作系统;PC机中交叉编译插件式通讯服务框架、规约插件、介质插件和插件式通讯服务框架的建模工具,并将编译完成的目标程序下载到嵌入式目标机;嵌入式目标机运行建模工具进行通讯通道建模和数据建模,并运行插件式通讯服务框架,动态生成各通讯通道的通讯处理插件,完成嵌入式系统通讯方式的构建,该嵌入式系统通讯方式可在线变更;对应各种不同的嵌入式系统,用户可根据嵌入式的硬件资源,灵活配置规约插件和介质插件的组合,轻松构建用户需要的网络通讯方式,大大缩短通讯方式的开发和调试周期,方便维护和扩展。

    基于秒脉冲的电子式互感器同步方法

    公开(公告)号:CN102118007B

    公开(公告)日:2013-09-18

    申请号:CN201010587261.X

    申请日:2010-12-14

    IPC分类号: H02B1/24 H03K5/1252

    摘要: 本发明涉及基于秒脉冲的电子式互感器同步方法,合并单元接收智能变电站中同步系统主时钟输出的秒脉冲PPS,合并单元利用其内的现场门编程门阵列FPGA检测PPS信号,根据晶振计数滤除干扰脉冲,合并单元中的DSP根据PPS准时时刻以及合并单元的采样率确定插值时刻,即重采样时刻,同时DSP通过动态调整重采样时刻来动态补偿晶振偏差;本方法不仅能识别正确的秒脉冲,而且能滤除干扰脉冲,且不影响正确的秒脉冲接收,同时在主时钟由失步到同步切换时,能迅速跟踪GPS时钟的同步状态;通过DSP动态调整重采样时刻,在环境温度等因素变化时,输出数据同步误差不大于±1us,不仅解决了累积偏差的问题,而且满足保护、测控及计量等智能变电站中自动化装置的要求。