-
公开(公告)号:CN104898005A
公开(公告)日:2015-09-09
申请号:CN201510376721.7
申请日:2015-07-01
申请人: 贵州电网有限责任公司电力调度控制中心 , 广东昂立电气自动化有限公司
IPC分类号: G01R31/00
摘要: 本发明涉及一种继电保护混合输出的测试装置,包括FPGA芯片、连接FPGA芯片的DSP芯片和数模转换器、连接DSP芯片的工控机,FPGA芯片和数模转换器还连接被测的继电保护装置;工控机将输入的测试参数发送至DSP芯片;DSP芯片根据测试参数获取测试信号并发送至FPGA芯片;FPGA芯片将测试信号输出至数模转换器转换成模拟测试信号后输出至继电保护装置,以及输出数字测试信号至继电保护装置;FPGA芯片接收继电保护装置输出的状态信号并发送至DSP芯片,DSP芯片将状态信号转发至工控机;工控机判断状态信号和预设状态信号是否一致;若是,判定继电保护装置正常。因此可以实现对混合变电站内继电保护装置的测试,操作便捷。
-
公开(公告)号:CN104898005B
公开(公告)日:2018-06-05
申请号:CN201510376721.7
申请日:2015-07-01
申请人: 贵州电网有限责任公司电力调度控制中心 , 广东昂立电气自动化有限公司
IPC分类号: G01R31/00
摘要: 本发明涉及一种继电保护混合输出的测试装置,包括FPGA芯片、连接FPGA芯片的DSP芯片和数模转换器、连接DSP芯片的工控机,FPGA芯片和数模转换器还连接被测的继电保护装置;工控机将输入的测试参数发送至DSP芯片;DSP芯片根据测试参数获取测试信号并发送至FPGA芯片;FPGA芯片将测试信号输出至数模转换器转换成模拟测试信号后输出至继电保护装置,以及输出数字测试信号至继电保护装置;FPGA芯片接收继电保护装置输出的状态信号并发送至DSP芯片,DSP芯片将状态信号转发至工控机;工控机判断状态信号和预设状态信号是否一致;若是,判定继电保护装置正常。因此可以实现对混合变电站内继电保护装置的测试,操作便捷。
-
公开(公告)号:CN205051721U
公开(公告)日:2016-02-24
申请号:CN201520819403.9
申请日:2015-10-21
申请人: 贵州电网有限责任公司电力调度控制中心 , 广东昂立电气自动化有限公司
IPC分类号: H04L12/931 , H04L12/28
摘要: 本实用新型提供一种以太网交换装置,包括电源、以太网控制芯片和以太网接口,电源与以太网控制芯片连接,用于为以太网控制芯片提供电能;以太网接口与以太网控制芯片连接,用于将数据交换请求信号输送至以太网控制芯片;以太网控制芯片内包括有静态随机存取存储器,用于存储对应的请求数据,以太网控制芯片根据数据交换请求信号将请求数据输出至连接在对应的以太网接口的设备。由于该以太网交换装置的以太网控制芯片内包括有静态随机存取存储器,若以太网接口有大量数据发送,则接口会先将收到的等待发送的数据存储在静态随机存取存储器中,在轮到发送时再发送出去,从而使得各个接入之间可以同时发送数据,大幅度降低了数据传输延时。
-
公开(公告)号:CN204789801U
公开(公告)日:2015-11-18
申请号:CN201520463306.0
申请日:2015-07-01
申请人: 贵州电网有限责任公司电力调度控制中心 , 广东昂立电气自动化有限公司
IPC分类号: G01R31/00
摘要: 本实用新型涉及一种微机型继电保护综合测试装置,包括FPGA芯片、连接FPGA芯片的DSP芯片和数模转换器、以及连接DSP芯片的工控机和第一处理器,FPGA芯片和数模转换器还连接被测的微机型继电保护装置;工控机将输入的测试参数发送至DSP芯片,DSP芯片输出测试信号至FPGA芯片;FPGA芯片将测试信号输出至数模转换器转换成模拟测试信号后输出至微机型继电保护装置,以及输出数字测试信号至微机型继电保护装置;微机型继电保护装置输出状态信号至FPGA芯片,FPGA芯片通过DSP芯片将状态信号发送至第一处理器,第一处理器输出测试结果。微机型继电保护综合测试装置可以实现输出数字测试信号和模拟测试信号,实现混合型变电站内微机型继电保护装置的测试,操作便捷。
-
公开(公告)号:CN205017341U
公开(公告)日:2016-02-03
申请号:CN201520826765.0
申请日:2015-10-22
申请人: 贵州电网有限责任公司电力调度控制中心 , 广东昂立电气自动化有限公司
IPC分类号: H04L7/00
摘要: 本实用新型提供一种多模式同步对时装置,包括:微处理器,FPGA模块、GPS模块、物理层网卡芯片PHY以及晶振,晶振与物理层网卡芯片PHY连接,用于为物理层网卡芯片PHY提供时钟信号,FPGA模块分别与GPS模块和物理层网卡芯片PHY连接,FPGA模块还包括IRIG-B码接口,FPGA模块根据GPS模块或物理层网卡芯片PHY的参考时间生成标准时间信息,FPGA模块将时间信息发送给所述待对时设备,或,FPGA模块接收IRIG-B码并解析IRIG-B码中的时间信息,将所述时间信息发送给所述待对时设备。从而该多模式同步对时装置能够实现三种模式的精确对时,分别为GPS对时模式、基于网络对时的模式和基于RIG-B码对时模式。用户能够根据实际现场要求选择对时模式,适应现场多样的同步方式,从而为现场测试带来便利。
-
-
-
-