一种TDC同步多通道接收与发射数据处理系统

    公开(公告)号:CN117741585A

    公开(公告)日:2024-03-22

    申请号:CN202311738303.9

    申请日:2023-12-14

    IPC分类号: G01S7/28 G01S13/88

    摘要: 本发明公开了一种TDC同步多通道接收与发射数据处理系统,包括TDC时间测量同步模块、ADC接收模块与DAC发射模块和高速FPGA数据处理模块;所述的TDC时间测量同步模块由时钟发生器、时钟分配器1、时钟分配器2和TDC时间数字转换器组成;所述时钟发生器带有延时调整与同步功能,用于调整输入同步信号,确保模块间的同步信号到达时间调整为一致;带同步功能的时钟分配器1和时钟分配器2负责为板上各ADC/DAC器件提供采样时钟和JESD204B所需的SYSREF信号;TDC时间数字转换器用来测量START和STOP信号间的延迟,将数据反馈给FPGA逻辑模块来处理各信号的延迟调整。通过各板间同步信号级联方式,实现多通道各路数据输出相位可调,确保采样SYSREF不会出现亚稳态。

    一种基于Zynq架构的GPON硬件系统
    2.
    发明公开

    公开(公告)号:CN115802212A

    公开(公告)日:2023-03-14

    申请号:CN202211369215.1

    申请日:2022-11-03

    IPC分类号: H04Q11/00 H04L67/104

    摘要: 一种基于Zynq架构的GPON硬件系统,包括Zynq构架SoC芯片、光线路终端光模块以及光网络单元光模块,Zynq构架SoC芯片包括处理系统与可编程逻辑部分,处理系统与可编程逻辑部分通过AXI‑lite协议进行通信。本发明提供的基于Zynq架构Soc芯片和OLT(光线路终端)光模块、ONU(光网络单元)光模块等组成的P2P(点到点)或P2MP(点到多点)的灵活、可扩展、易维护网络拓扑的GPON硬件系统,系统各节点数量与拓扑可进行灵活设置,且各节点均可通过基于Zynq架构的SoC开发平台进行各节点的远程管理、配置与维护,通过其搭建的硬件系统具有系统简洁,成本可控,管理配置、升级维护简单,安全可靠性高,无后门等优势。

    一种基于FPGA的通信协议编码方法
    3.
    发明公开

    公开(公告)号:CN116684503A

    公开(公告)日:2023-09-01

    申请号:CN202310734297.3

    申请日:2023-06-20

    IPC分类号: H04L69/06 H04L69/22

    摘要: 本发明公开了一种基于FPGA的通信协议编码方法,首先定义特殊字符,之后在编码数据时判断读取到的当前字节是否为特殊字符起始字节,如果为是则继续判断下一个字节是否为特殊字符起始符第二字节,以此类推判断是否出现完整的特殊字符,若出现完整的特殊字符则在该特殊字符的前端添加转义字符,转义字符字符的作用是防止解码时将特殊字符作为命令执行。本发明的技术方案在编码时将与解码端命令字符相同的特殊字符插入转义字符标识出来,这样在解码的时候就会把特殊字符当作普通字符处理,不会错误的将其作为命令执行,同时还为提高数据传输效率提供了一些优化编码规则。

    一种强化抗干扰的UART数据接收装置及其接收方法

    公开(公告)号:CN116015324A

    公开(公告)日:2023-04-25

    申请号:CN202211644267.5

    申请日:2022-12-20

    IPC分类号: H04B1/10 H04B1/16 G06F13/16

    摘要: 本发明提供的一种强化抗干扰了UART数据接收装置及其接收方法;包括采样模块,在逻辑电路工作时钟的上升沿对接收到的信号进行多次采样,得到对应的逻辑值;与采样模块连接的起始位置检测模块,将采样数据做M级缓存,通过比对不同缓存中的数据,来判断起始位的下降沿;与采样模块连接的数据接收模块,将多次采样的结果做比对,提取有效采样值;与起始位置检测模块连接的计数模块,当起始位检测模块检测到起始位时,计数模块开始工作,每经过一个逻辑电路工作时钟的上升沿,计数值加1,本发明通过在起始位置采样M级缓存级联,通过起始位置检测模块排除了复杂工作环境下的干扰信号,增强起始位检测的抗干扰能力,增强码元采样的抗干扰能力。