-
公开(公告)号:CN105745891B
公开(公告)日:2017-10-13
申请号:CN201480063048.5
申请日:2014-11-11
申请人: 赛灵思公司
发明人: G·C·科普兰
CPC分类号: H04L1/0033 , H04L27/2624
摘要: 一种大体涉及波峰因子消减的设备。在该设备中,有限脉冲响应滤波器(360)提供第一消除脉冲(361)和第二消除脉冲(362)。第一加法器(311)耦接成接收输入信号(201)和第一消除脉冲(361),以提供第一差值信号(335)。峰引擎(315)耦接成接收第一差值信号(335),响应于第一差值信号(335)而提供消除脉冲值(336)。有限脉冲响应滤波器(360)耦接成接收消除脉冲值(336),以提供第一消除脉冲(361)和第二消除脉冲(362)中的每一个。延迟(354)耦接成接收输入信号(201),以提供延迟的输入信号(355)。第二加法器(305)耦接成接收延迟的输入信号(355)和第二消除脉冲(362),以提供第二差值信号(325)。第二差值信号(325)是延迟的输入信号(355)的波峰因子消减后的版本。
-
公开(公告)号:CN105745891A
公开(公告)日:2016-07-06
申请号:CN201480063048.5
申请日:2014-11-11
申请人: 赛灵思公司
发明人: G·C·科普兰
CPC分类号: H04L1/0033 , H04L27/2624
摘要: 一种大体涉及波峰因子消减的设备。在该设备中,有限脉冲响应滤波器(360)提供第一消除脉冲(361)和第二消除脉冲(362)。第一加法器(311)耦接成接收输入信号(201)和第一消除脉冲(361),以提供第一差值信号(335)。峰引擎(315)耦接成接收第一差值信号(335),响应于第一差值信号(335)而提供消除脉冲值(336)。有限脉冲响应滤波器(360)耦接成接收消除脉冲值(336),以提供第一消除脉冲(361)和第二消除脉冲(362)中的每一个。延迟(354)耦接成接收输入信号(201),以提供延迟的输入信号(355)。第二加法器(305)耦接成接收延迟的输入信号(355)和第二消除脉冲(362),以提供第二差值信号(325)。第二差值信号(325)是延迟的输入信号(355)的波峰因子消减后的版本。
-
公开(公告)号:CN105765861B
公开(公告)日:2019-06-18
申请号:CN201480063692.2
申请日:2014-11-20
申请人: 赛灵思公司
发明人: G·C·科普兰
CPC分类号: H04B1/0475 , H03F1/3241 , H03F1/3258 , H03F3/189 , H03F3/245 , H03F2200/111 , H03F2201/3209 , H03F2201/3212 , H03F2201/3224 , H03F2201/3233 , H04B1/04 , H04B1/0483 , H04B2001/0425 , H04L27/367
摘要: 一种大体涉及多频带数字预失真的装置。在该装置中,单频带的数字预失真器引擎(400)具有第一和第二采样路径(481、482)。输入级(491)被耦接为接收输入采样,并且被配置成将输入采样分离成第一采样和第二采样。输入级(491)分别提供第一采样的第一幅值和第二采样的第二幅值。第一组数字预失真器(441、443)被耦接为接收上述第一采样、第一幅值和第二幅值。第二组数字预失真器(445、447)被耦接为接收上述第二采样、第二幅值和第一幅值。输出级(492)被耦接为从第一组数字预失真器(441、443)和第二组数字预失真器(445、447)接收预失真输出,并且被配置成提供来自第一组数字预失真器(441、443)和第二组数字预失真器(445、447)的数字预失真复合信号。
-
公开(公告)号:CN106576088B
公开(公告)日:2017-12-01
申请号:CN201580041755.9
申请日:2015-05-28
申请人: 赛灵思公司
发明人: G·C·科普兰
IPC分类号: H04L27/26
CPC分类号: H04L27/2614 , H04B1/0475 , H04B2201/70706 , H04L27/2623
摘要: 一种用于峰值因数抑制(CFR)的系统(200)包括波峰检测器(205),其被配置为接收输入信号(xk);运行最大值滤波器(210),其被配置为根据窗口增益(Gk)和滤波器长度生成定标因数,其中窗口增益(Gk)是根据输入信号(xk)和阈值(T)得到的;窗口CFR增益滤波器(215),其被配置为根据定标因数和滤波器长度生成增益校正(Fk);延时器(225),其被配置为对输入信号(xk)进行延时处理,生成延时输入信号;乘法器(230),其被配置为将增益校正(Fk)乘以延时输入信号,得到波峰校正值;以及加法器(235),其被配置为根据波峰校正值和延时输入信号确定输出信号(yk)。
-
公开(公告)号:CN106576088A
公开(公告)日:2017-04-19
申请号:CN201580041755.9
申请日:2015-05-28
申请人: 赛灵思公司
发明人: G·C·科普兰
IPC分类号: H04L27/26
CPC分类号: H04L27/2614 , H04B1/0475 , H04B2201/70706 , H04L27/2623
摘要: 一种用于峰值因数抑制(CFR)的系统(200)包括波峰检测器(205),其被配置为接收输入信号(xk);运行最大值滤波器(210),其被配置为根据窗口增益(Gk)和滤波器长度生成定标因数,其中窗口增益(Gk)是根据输入信号(xk)和阈值(T)得到的;窗口CFR增益滤波器(215),其被配置为根据定标因数和滤波器长度生成增益校正(Fk);延时器(225),其被配置为对输入信号(xk)进行延时处理,生成延时输入信号;乘法器(230),其被配置为将增益校正(Fk)乘以延时输入信号,得到波峰校正值;以及加法器(235),其被配置为根据波峰校正值和延时输入信号确定输出信号(yk)。
-
公开(公告)号:CN105765861A
公开(公告)日:2016-07-13
申请号:CN201480063692.2
申请日:2014-11-20
申请人: 赛灵思公司
发明人: G·C·科普兰
CPC分类号: H04B1/0475 , H03F1/3241 , H03F1/3258 , H03F3/189 , H03F3/245 , H03F2200/111 , H03F2201/3209 , H03F2201/3212 , H03F2201/3224 , H03F2201/3233 , H04B1/04 , H04B1/0483 , H04B2001/0425 , H04L27/367
摘要: 一种大体涉及多频带数字预失真的装置。在该装置中,单频带的数字预失真器引擎(400)具有第一和第二采样路径(481、482)。输入级(491)被耦接为接收输入采样,并且被配置成将输入采样分离成第一采样和第二采样。输入级(491)分别提供第一采样的第一幅值和第二采样的第二幅值。第一组数字预失真器(441、443)被耦接为接收上述第一采样、第一幅值和第二幅值。第二组数字预失真器(445、447)被耦接为接收上述第二采样、第二幅值和第一幅值。输出级(492)被耦接为从第一组数字预失真器(441、443)和第二组数字预失真器(445、447)接收预失真输出,并且被配置成提供来自第一组数字预失真器(441、443)和第二组数字预失真器(445、447)的数字预失真复合信号。
-
-
-
-
-