一种无需稳定性补偿的两级全差分放大器

    公开(公告)号:CN106921356A

    公开(公告)日:2017-07-04

    申请号:CN201710123842.X

    申请日:2017-03-03

    IPC分类号: H03F3/45

    摘要: 本发明公开了无需稳定性补偿的两级全差分放大器,包括具有两个输出端的第一级电路和具有两个输入端的第二级电路,所述第一级电路包括MOS管M9~MOS管M15;M10和M11是输入对管,M12到M15是第一级的负载,其中M12和M15并联,M13和M14并联,从第一级的输出端看进去可以知道第一级的输出阻抗约为1/gm5(或1/gm6),在静态电流一定的情况下,可以通过调节M12和M13的管子尺寸大小来调节流过M14和M15的电流从而调节gm5和gm6,从而调节输出阻抗,本发明可以在保持主极点即第二级输出端的极点稳定的情况下通过调节次级极点的位置来调节相位裕度从而提高电路稳定性。

    一种JESD204B协议中帧组装的方法

    公开(公告)号:CN106933773B

    公开(公告)日:2019-08-23

    申请号:CN201710141903.5

    申请日:2017-03-10

    IPC分类号: G06F13/42

    摘要: 本发明涉及一种JESD204B协议中帧组装的方法,所述方法包括:预先确定输入发射端传输层的数据位宽;利用转换器对所述数据位宽进行采样,得到S个采样样本;向每个所述采样样本中添加控制位和填充位,以形成完整的字;其中,所述控制位和填充位位于所述字的末尾;根据每个帧中的字节数,判断是否将所述字进行分拆;根据判断结果对每个采样样本对应的字或者字节进行排序处理,并将排序处理的结果映射至对应的通道中,形成每个通道内的帧。本发明提供的JESD204B协议中帧组装的方法,能够组装出符合JESD204B协议要求的帧。

    一种JESD204B协议中解帧的方法

    公开(公告)号:CN106933774A

    公开(公告)日:2017-07-07

    申请号:CN201710142238.1

    申请日:2017-03-10

    IPC分类号: G06F13/42

    摘要: 本发明涉及一种JESD204B协议中解帧的方法,所述方法包括:根据预先输入的参数值,确定解帧后输出的数据位宽;根据预先确定的每个帧中的字节数,判断从各个通道中提取数据的形式,即:按照字节的形式还是按照字的形式提取数据;基于判断的结果对每个通道的字数据或者字节数据进行提取和排序处理,得到排序处理后的字数据;将所述排序处理后的字数据还原为各个转换器的样本数据;根据所述数据位宽将各个转换器的样本数据进行组合,并输出组合后的数据。本发明提供的JESD204B协议中解帧的方法,能够按照JESD204B协议的要求实现解帧过程。

    一种JESD204B协议中帧组装的方法

    公开(公告)号:CN106933773A

    公开(公告)日:2017-07-07

    申请号:CN201710141903.5

    申请日:2017-03-10

    IPC分类号: G06F13/42

    摘要: 本发明涉及一种JESD204B协议中帧组装的方法,所述方法包括:预先确定输入发射端传输层的数据位宽;利用转换器对所述数据位宽进行采样,得到S个采样样本;向每个所述采样样本中添加控制位和填充位,以形成完整的字;其中,所述控制位和填充位位于所述字的末尾;根据每个帧中的字节数,判断是否将所述字进行分拆;根据判断结果对每个采样样本对应的字或者字节进行排序处理,并将排序处理的结果映射至对应的通道中,形成每个通道内的帧。本发明提供的JESD204B协议中帧组装的方法,能够组装出符合JESD204B协议要求的帧。

    一种基于JESD204B的弹性缓冲器

    公开(公告)号:CN106919532A

    公开(公告)日:2017-07-04

    申请号:CN201710141905.4

    申请日:2017-03-10

    IPC分类号: G06F13/42

    CPC分类号: G06F13/4295

    摘要: 本发明涉及一种基于JESD204B的弹性缓冲器,所述弹性缓冲器位于接收端中,所述接收端与发送端进行数据交互,所述接收端将同步请求信号SYNC置低,以使得所述发送端开始进入码组同步状态CGS;所述发送端开始发送K28.5码,当所述接收端接收到连续的4个K28.5码时,在下个本地多帧时钟LMFC边沿置高SYNC,以使得所述发送端开始进入初始化对齐序列状态;所述发送端开始发送多帧初始化对齐序列ILAS,所述多帧中包括R码、A码、Q码以及C码;所述接收端的各个通道在收到ILAS的第一个R码时,开始通过所述弹性缓冲器进行缓存数据,并在LFMC边沿同时释放缓存的数据,以实现所述接收端的各个通道之间的数据同步。本发明提供的基于JESD204B的弹性缓冲器,能够实现各个通道的数据同步。

    一种JESD204B协议中解帧的方法

    公开(公告)号:CN106933774B

    公开(公告)日:2019-08-27

    申请号:CN201710142238.1

    申请日:2017-03-10

    IPC分类号: G06F13/42

    摘要: 本发明涉及一种JESD204B协议中解帧的方法,所述方法包括:根据预先输入的参数值,确定解帧后输出的数据位宽;根据预先确定的每个帧中的字节数,判断从各个通道中提取数据的形式,即:按照字节的形式还是按照字的形式提取数据;基于判断的结果对每个通道的字数据或者字节数据进行提取和排序处理,得到排序处理后的字数据;将所述排序处理后的字数据还原为各个转换器的样本数据;根据所述数据位宽将各个转换器的样本数据进行组合,并输出组合后的数据。本发明提供的JESD204B协议中解帧的方法,能够按照JESD204B协议的要求实现解帧过程。

    具有漏电流抑制的光频传感器

    公开(公告)号:CN106940199A

    公开(公告)日:2017-07-11

    申请号:CN201710124440.1

    申请日:2017-03-03

    IPC分类号: G01D5/34 A61B5/1455

    摘要: 本发明公开了一种具有漏电流抑制的光频传感器,包括光电流产生模块、镜像电流模块、漏电流模块,放大器Aau、施密特电路、第一反相器、第二反相器、第三反相器、第四反相器、第五反相器、第六反相器和或非门。光频传感器的功能也是第一步检测光强,转化为光电流,第二步电流转为电压信号,第三步电压信号通过整形,延迟后得到频率信号。本发明提出了抑制开关MOS管的漏电流技术,实现了在芯片上仅采用单个光电二极管就能满足高动态线性范围的需求。本发明极大减小了作为开关的MOS管的漏电流,在极低光强下,该光频转换器也能有效工作。