-
公开(公告)号:CN108156104A
公开(公告)日:2018-06-12
申请号:CN201810096321.4
申请日:2018-01-31
申请人: 重庆邮电大学
IPC分类号: H04L27/00
CPC分类号: H04L27/0014 , H04L2027/0026
摘要: 本发明涉及一种基于CP与CRS联合的小数倍频偏估计方法,属于无线通信领域。该方法首先利用基于CP的频偏估计算法进行频偏估计,得到估计结果;然后得到基于PSS的频偏估计算法的频偏估计结果;再利用基于PSS的频偏估计算法的频偏估计结果对基于CP的频偏估计结果进行极性修正;其次利用一个子帧中CRS所在OFDM符号之间的相关性计算频偏;最后利用修正后的频偏估计结果对基于CRS的频偏估计算法的估计结果进行修正得最终频偏。本发明增加了极性判断,通过增加极性修正模块,消除传统联合频偏估计算法中存在极性翻转对频偏估计结果影响;估计范围大、精度高,受噪声多径干扰影响小和不占用额外的频带资源的优点。
-
公开(公告)号:CN108234371A
公开(公告)日:2018-06-29
申请号:CN201810004252.X
申请日:2018-01-03
申请人: 重庆邮电大学
摘要: 本发明涉及一种高速场景下的频偏估计方法,属于载波频率同步领域。该方法首先利用一个子帧中CRS所在OFDM符号之间的相关性计算频偏;然后利用基于CP的频偏估计算法进行频偏估计;最后利用基于CP的频偏估计算法的估计结果对基于CRS的频偏估计算法的估计结果进行修正得最终频偏。本发明在不额外消耗频带资源、不进行符号判断条件下,把基于参考信号的频偏估计算法的估计范围从[‑1KHZ,1KHZ]扩大到到[‑7.5KHZ,7.5KHZ],使其满足高速场景的要求。
-
公开(公告)号:CN108234371B
公开(公告)日:2020-10-02
申请号:CN201810004252.X
申请日:2018-01-03
申请人: 重庆邮电大学
摘要: 本发明涉及一种高速场景下的频偏估计方法,属于载波频率同步领域。该方法首先利用一个子帧中CRS所在OFDM符号之间的相关性计算频偏;然后利用基于CP的频偏估计算法进行频偏估计;最后利用基于CP的频偏估计算法的估计结果对基于CRS的频偏估计算法的估计结果进行修正得最终频偏。本发明在不额外消耗频带资源、不进行符号判断条件下,把基于参考信号的频偏估计算法的的估计范围从[‑1KHZ,1KHZ]扩大到到[‑7.5KHZ,7.5KHZ],使其满足高速场景的要求。
-
公开(公告)号:CN108614787A
公开(公告)日:2018-10-02
申请号:CN201810426245.9
申请日:2018-05-07
申请人: 重庆邮电大学
摘要: 本发明涉及一种DDR3基带板卡,属于通信技术领域,该基带板卡包含1片现场可编程门阵列(Field-Programmable Gate Array,FPGA)芯片和多片DDR3内存芯片;多片的DDR3内存芯片均连接至所述FPGA芯片,所述基带板卡为12层结构,多片的DDR3内存芯片分别设置在不同的层级,且12层结构中还设置有4层地平面,从而使得高速信号线的电源与地之间更好地耦合,并减小电磁干扰。本发明通过对基带板卡上的DDR3的设计,保证了基带板传输数据的可靠性,同时考虑到维护效率以及生产成本等问题,降低了工艺复杂度以及生产成本,产生了较好的经济效益。
-
公开(公告)号:CN108156104B
公开(公告)日:2021-02-02
申请号:CN201810096321.4
申请日:2018-01-31
申请人: 重庆邮电大学
IPC分类号: H04L27/00
摘要: 本发明涉及一种基于CP与CRS联合的小数倍频偏估计方法,属于无线通信领域。该方法首先利用基于CP的频偏估计算法进行频偏估计,得到估计结果;然后得到基于PSS的频偏估计算法的频偏估计结果;再利用基于PSS的频偏估计算法的频偏估计结果对基于CP的频偏估计结果进行极性修正;其次利用一个子帧中CRS所在OFDM符号之间的相关性计算频偏;最后利用修正后的频偏估计结果对基于CRS的频偏估计算法的估计结果进行修正得最终频偏。本发明增加了极性判断,通过增加极性修正模块,消除传统联合频偏估计算法中存在极性翻转对频偏估计结果影响;估计范围大、精度高,受噪声多径干扰影响小和不占用额外的频带资源的优点。
-
-
-
-