-
公开(公告)号:CN117833866A
公开(公告)日:2024-04-05
申请号:CN202211185206.7
申请日:2022-09-27
申请人: 钜泉微电子(上海)有限公司 , 中国电力科学研究院有限公司
IPC分类号: H03H17/06
摘要: 本申请涉及数字信号处理,公开了一种非整数倍下采CIC滤波器,采用PipleLine的技术,将CIC的积分器进行转换,在不改变CIC时钟的情况下,对数据进行上采,同时配合下采器和微分器,实现了对原始数据的非整数倍下采CIC滤波。本申请通过将内插器和积分器重构,避免了插零操作,从而避免需要增加额外的时钟,其次保留了下采系的可变性,并且,并未增加计算复杂度。
-
公开(公告)号:CN118259717A
公开(公告)日:2024-06-28
申请号:CN202211686781.5
申请日:2022-12-26
申请人: 钜泉微电子(上海)有限公司
IPC分类号: G06F1/10
摘要: 本申请公开了一种系统时钟的切换控制方法、系统、芯片、电子设备及存储介质。所述系统时钟包括第一时钟源、第二时钟源,所述切换控制方法包括确定出第一时钟源发出的时钟信号符合第一预设条件,则发出停振信号,将系统时钟的时钟源由第一时钟源切换至第二时钟源;将第二时钟源发出的时钟信号确定为系统时钟的当前时钟信号;对当前时钟信号进行滤波处理,以得到滤波后的时钟信号;将滤波后的时钟信号确定为系统时钟的系统时钟信号。
-
公开(公告)号:CN117833867A
公开(公告)日:2024-04-05
申请号:CN202211185795.9
申请日:2022-09-27
申请人: 钜泉微电子(上海)有限公司
IPC分类号: H03H17/06
摘要: 本申请涉及数字信号处理,公开了一种非整数倍下采CIC滤波器,基于对CIC积分器的数学推导,将内插升采样后的数据在低频下进行并行计算,实现了在不提高CIC时钟频率的情况下,达到了数据非整数倍下采的需求。本申请通过将内插器和积分器重构,避免了插零操作,从而避免需要增加额外的时钟,其次保留了下采系的可变性,并且,并未增加计算复杂度。
-
公开(公告)号:CN117826972A
公开(公告)日:2024-04-05
申请号:CN202211203443.1
申请日:2022-09-29
申请人: 钜泉微电子(上海)有限公司
IPC分类号: G06F1/3293 , G06F1/324
摘要: 本申请涉及电子电路领域,公开了一种低功耗模式控制方法和系统。该方法包括:接收到系统进入第一低功耗状态指令,判断当前系统时钟为锁相环时钟,若是则将当前系统时钟切换到所述锁相环时钟的源头时钟;关闭除当前系统时钟以外的其他时钟;启动关闭当前系统时钟并延迟关闭当前系统时钟N个时钟周期,并以逐级的方式,在当前系统时钟关闭前的倒数第M个时钟下降沿产生第一级隔离信号以关闭外设模块,在当前系统时钟关闭前的最后一个时钟下降沿分别产生电源关闭信号以关闭系统电源和第二级隔离信号以隔离受系统电源关闭影响的信号。本发明的实施方式可实现低功耗控制的逐级快速响应,同时保证低功耗进入过程中系统的稳定性和可靠性。
-
公开(公告)号:CN117061020A
公开(公告)日:2023-11-14
申请号:CN202311097869.8
申请日:2023-08-29
申请人: 钜泉微电子(上海)有限公司
摘要: 本发明提供基于发射机校准回路的自适应载波泄露校准电路及方法,包括RF回环电路和DFE链路电路;DFE链路电路包括发送端链路和接收端链路;发送端链路连接RF回环电路的输入端,接收端链路的输入端连接RF回环电路的输出端,接收端链路电连接所述发送端链路;发送端链路用于产生单频信号、经补偿处理获得补偿信号;RF回环电路对补偿信号进行调制;DFE链路电路对RF回环电路输出的电信号进行载波泄露校准;其中,接收端链路对RF回环电路输出的电信号进行处理得到调整信号,并将调整信号输入至发送端链路;发送端链路基于调整信号更新补偿信号,迭代更新对RF回环电路的载波泄露进行校准。本发明校准电路成本低,而且校准过程简单、校准耗时短、实时性强。
-
公开(公告)号:CN117061019A
公开(公告)日:2023-11-14
申请号:CN202311097853.7
申请日:2023-08-29
申请人: 钜泉微电子(上海)有限公司
摘要: 本发明提供一种基于发射机校准回路的自适应IQ失配校准电路及方法,包括RF回环电路和DFE链路电路;DFE链路电路的发送端链路连接RF回环电路的输入端,接收端链路的输入端连接RF回环电路的输出端,接收端链路连接发送端链路;发送端链路用于产生单频信号、经补偿处理获得补偿信号;RF回环电路对补偿信号进行调制;接收端链路对RF回环电路输出的电信号进行IQ失配分析;其中,接收端链路对RF回环电路输出的电信号进行处理得到反馈信号,并将所述反馈信号输入至所述发送端链路;所述发送端链路基于所述反馈信号更新所述补偿信号,迭代更新对所述RF回环电路的IQ失配进行校准。本发明复用DFE链路电路,成本低,控制简单且耗时短。
-
公开(公告)号:CN218727957U
公开(公告)日:2023-03-24
申请号:CN202222075919.X
申请日:2022-08-08
申请人: 钜泉微电子(上海)有限公司
IPC分类号: G01R35/04 , G06Q10/0633
摘要: 本申请涉及一种电力计量产品的测试系统,所述系统包括依次连接的测试工装、上位机和远程服务器,所述测试工装上设有工装条码,所述测试工装包括工装测试主体、压杆组件和模块托盘,所述压杆组件包括固定部分和可移动的压杆,所述压杆组件的固定部分连接于所述工装测试主体,所述模块托盘设于所述工装测试主体的下端,所述压杆组件的压杆设于所述模块托盘的上方,所述模块托盘包括裸板测试用托盘和带壳测试用托盘。本申请的方案能够针对不同类型模块进行测试,测试自动化程度高,确保数据的可靠性,能够降低测试漏检率,提高产品出货良率。
-
-
-
-
-
-