一种基于全数字锁相环的高精度同步时钟实现方法

    公开(公告)号:CN104300969B

    公开(公告)日:2017-12-08

    申请号:CN201410196230.X

    申请日:2014-05-12

    IPC分类号: H03L7/08

    摘要: 本发明公开了一种基于全数字锁相环的高精度同步时钟实现方法。其步骤为:采用鉴相器对输入卫星时钟信号和输出同步时钟信号的相位进行比较,并通过数字滤波器产生相位差信号;时钟源状态监测器在线监测卫星时钟的工作状态;正常工作模式时,脉冲增减控制器根据数字滤波器输出的相位差产生分频器的分频控制系数;失步工作模式时,自校正控制器利用卫星时钟失效前的分频控制系数、当前的环境温度以及噪声参数产生分频控制系数;分频器根据分频控制系数产生高精度同步时钟输出信号。本发明方法产生的同步时钟信号同时具有随机误差小与累积误差小的优点,在卫星时钟失效一段时间内仍可保持较高的授时精度,可为电力系统提供精确时间同步秒脉冲信号。

    一种基于全数字锁相环的高精度同步时钟实现方法

    公开(公告)号:CN104300969A

    公开(公告)日:2015-01-21

    申请号:CN201410196230.X

    申请日:2014-05-12

    IPC分类号: H03L7/08

    摘要: 本发明公开了一种基于全数字锁相环的高精度同步时钟实现方法。其步骤为:采用鉴相器对输入卫星时钟信号和输出同步时钟信号的相位进行比较,并通过数字滤波器产生相位差信号;时钟源状态监测器在线监测卫星时钟的工作状态;正常工作模式时,脉冲增减控制器根据数字滤波器输出的相位差产生分频器的分频控制系数;失步工作模式时,自校正控制器利用卫星时钟失效前的分频控制系数、当前的环境温度以及噪声参数产生分频控制系数;分频器根据分频控制系数产生高精度同步时钟输出信号。本发明方法产生的同步时钟信号同时具有随机误差小与累积误差小的优点,在卫星时钟失效一段时间内仍可保持较高的授时精度,可为电力系统提供精确时间同步秒脉冲信号。