用于在装置之间传送数据的方法和设备

    公开(公告)号:CN107947912B

    公开(公告)日:2020-12-08

    申请号:CN201711082805.5

    申请日:2008-02-29

    Abstract: 本发明涉及三相极性编码串行接口。该接口为一种高速串行接口。在一个方面中,所述高速串行接口使用三相调制来联合地对数据和时钟信息进行编码。因此,不再需要接口的接收端处的抗偏斜电路,从而使得链路启动时间减少且链路效率和功率消耗得以改善。在一个实施例中,所述高速串行接口使用比针对数据和时钟信息具有单独导体的常规系统少的信号导体。

    用于更新缓冲器的方法和系统

    公开(公告)号:CN102045157B

    公开(公告)日:2013-08-21

    申请号:CN201010592088.2

    申请日:2005-11-23

    CPC classification number: G09G5/006 G09G5/393 H04J3/047 H04W88/02

    Abstract: 本发明涉及用于更新缓冲器的方法和系统。在一个方面,本发明提供一种用于更新缓冲器的方法,所述方法包含策略上对所述缓冲器进行写入以启用对所述缓冲器的同时读取和写入。所述方法消除了对双缓冲的需要,由此与常规缓冲方法相比产生实施成本和空间的节省。当所述方法用于更新与显示器相关联的帧缓冲器时,其还防止图像撕裂,但不限于此类应用。在另一方面,本发明提供用于通过通信链路启用缓冲器更新的有效机制。在一个实例中,本发明提供一种通过通信链路转继时序信息的方法。

    用于更新缓冲器的方法和系统

    公开(公告)号:CN102045157A

    公开(公告)日:2011-05-04

    申请号:CN201010592088.2

    申请日:2005-11-23

    CPC classification number: G09G5/006 G09G5/393 H04J3/047 H04W88/02

    Abstract: 本发明涉及用于更新缓冲器的方法和系统。在一个方面,本发明提供一种用于更新缓冲器的方法,所述方法包含策略上对所述缓冲器进行写入以启用对所述缓冲器的同时读取和写入。所述方法消除了对双缓冲的需要,由此与常规缓冲方法相比产生实施成本和空间的节省。当所述方法用于更新与显示器相关联的帧缓冲器时,其还防止图像撕裂,但不限于此类应用。在另一方面,本发明提供用于通过通信链路启用缓冲器更新的有效机制。在一个实例中,本发明提供一种通过通信链路转继时序信息的方法。

Patent Agency Ranking