-
公开(公告)号:CN107534589B
公开(公告)日:2021-02-05
申请号:CN201680021052.4
申请日:2016-03-10
申请人: 高通股份有限公司
发明人: 苏巴辛格哈·夏敏达·苏巴辛格哈 , 维韦克·拉金德朗 , 杜敏达·德瓦苏伦德拉 , 坎卓·莫利·波力斯堤 , 芬卡特拉曼·S·阿提 , 文卡塔·萨伯拉曼亚姆·强卓·赛克哈尔·奇 , 比亚姆
IPC分类号: H04L12/26 , H04L12/861 , G10L19/16 , H04J3/06 , H04L7/00
摘要: 本发明揭示一种装置,所述装置包含经配置以接收包的去抖动缓冲器,所述包包含第一数据及第二数据。所述第一数据包含对应于帧序列的第一帧的第一帧数据的部分副本。所述第二数据对应于所述帧序列的第二帧。所述装置还包含分析器,所述分析器经配置以响应于接收到所述包而产生与所述第一数据相关联的第一帧接收时间戳。所述分析器还经配置以响应于接收到所述包而产生与所述第二数据相关联的第二帧接收时间戳。所述第一帧接收时间戳指示比由所述第二帧接收时间戳指示的第二时间早的第一时间。
-
公开(公告)号:CN106537832A
公开(公告)日:2017-03-22
申请号:CN201580038992.X
申请日:2015-06-25
申请人: 高通股份有限公司
发明人: 苏巴辛格哈·夏敏达·苏巴辛格哈 , 文卡特什·克里希南 , 维韦克·拉金德朗 , 芬卡特拉曼·S·阿提 , 坎卓·莫利·波力斯堤
IPC分类号: H04L1/20
CPC分类号: H03M13/353 , H04L1/0006 , H04L1/0009 , H04L1/0023 , H04L1/0026 , H04L1/0041 , H04L1/0045 , H04L1/205 , H04L43/087
摘要: 本发明揭示一种方法,所述方法包含在第一装置的解码器处,确定对应于第一特定包和第二特定包之间的偏移的偏移值。所述第一装置包含去抖动缓冲器。所述方法还包含向第二装置的编码器发射所述偏移值,以使得所述第二装置能够基于所述偏移值而向所述第一装置发送包。
-
公开(公告)号:CN106537832B
公开(公告)日:2018-04-17
申请号:CN201580038992.X
申请日:2015-06-25
申请人: 高通股份有限公司
发明人: 苏巴辛格哈·夏敏达·苏巴辛格哈 , 文卡特什·克里希南 , 维韦克·拉金德朗 , 芬卡特拉曼·S·阿提 , 坎卓·莫利·波力斯堤
IPC分类号: H04L1/20
CPC分类号: H03M13/353 , H04L1/0006 , H04L1/0009 , H04L1/0023 , H04L1/0026 , H04L1/0041 , H04L1/0045 , H04L1/205 , H04L43/087
摘要: 本发明揭示一种方法,所述方法包含在第一装置的解码器处,确定对应于第一特定包和第二特定包之间的偏移的偏移值。所述第一装置包含去抖动缓冲器。所述方法还包含向第二装置的编码器发射所述偏移值,以使得所述第二装置能够基于所述偏移值而向所述第一装置发送包。
-
公开(公告)号:CN107534589A
公开(公告)日:2018-01-02
申请号:CN201680021052.4
申请日:2016-03-10
申请人: 高通股份有限公司
发明人: 苏巴辛格哈·夏敏达·苏巴辛格哈 , 维韦克·拉金德朗 , 杜敏达·德瓦苏伦德拉 , 坎卓·莫利·波力斯堤 , 芬卡特拉曼·S·阿提 , 文卡塔·萨伯拉曼亚姆·强卓·赛克哈尔·奇比亚姆
IPC分类号: H04L12/26 , H04L12/861 , G10L19/16 , H04J3/06 , H04L7/00
CPC分类号: H04L49/90 , G10L19/167 , H04J3/0632 , H04J3/0664 , H04L7/0016 , H04L12/56 , H04L43/106 , H04L65/601 , H04L65/607 , H04L65/608
摘要: 本发明揭示一种装置,所述装置包含经配置以接收包的去抖动缓冲器,所述包包含第一数据及第二数据。所述第一数据包含对应于帧序列的第一帧的第一帧数据的部分副本。所述第二数据对应于所述帧序列的第二帧。所述装置还包含分析器,所述分析器经配置以响应于接收到所述包而产生与所述第一数据相关联的第一帧接收时间戳。所述分析器还经配置以响应于接收到所述包而产生与所述第二数据相关联的第二帧接收时间戳。所述第一帧接收时间戳指示比由所述第二帧接收时间戳指示的第二时间早的第一时间。
-
-
-