-
公开(公告)号:CN108986863A
公开(公告)日:2018-12-11
申请号:CN201810539340.X
申请日:2018-05-30
申请人: 希捷科技有限公司
CPC分类号: G11C29/789 , G06F12/0238 , G06F12/1054 , G06F12/1063 , G11C7/18 , G11C8/14 , G11C11/40607
摘要: 本发明公开了一种数据存储设备,所述数据存储设备可由连接到选择模块的非易失性存储器组成。所述非易失性存储器可包括具有读写不对称的可重写原地存储器单元。所述选择模块可使所述非易失性存储器的一部分专用于数据映射,所述数据映射可为自包含的,而且可由所述选择模块反应性地主动改变。
-
公开(公告)号:CN105786717A
公开(公告)日:2016-07-20
申请号:CN201610166238.0
申请日:2016-03-22
申请人: 华中科技大学
IPC分类号: G06F12/02 , G06F12/1009
CPC分类号: G06F12/1054 , G06F12/0862 , G06F12/1027 , G06F2212/1024 , G06F2212/202 , G06F2212/22 , G06F2212/602 , G06F2212/68 , G06F12/0238 , G06F12/1009 , G06F2212/1041 , G06F2212/1056 , G06F2212/222
摘要: 本发明提出了一种软硬件协同管理的DRAM?NVM层次化异构内存系统。该系统把NVM作为大容量的非易失内存使用,而DRAM视为NVM的缓存。有效利用TLB和页表结构中的一些预留位,消除了传统硬件管理的层次化异构内存架构中的硬件开销,将异构内存系统中缓存管理问题转移到软件层次,同时降低了最后一级cache缺失后的访存时延。考虑到大数据应用环境中,很多应用数据局部性比较差,在DRAM缓存中采用传统的按需数据预取策略会加剧缓存污染问题,本发明在DRAM?NVM层次化异构内存系统中采用了基于效用(Utility?Based)的数据预取机制,根据当前内存压力、应用访存特征,决定是否将NVM中的数据缓存到DRAM中,从而提升DRAM缓存利用率、NVM主存到DRAM缓存的带宽利用率。
-
公开(公告)号:CN102483754B
公开(公告)日:2015-03-11
申请号:CN201080033622.4
申请日:2010-06-25
申请人: 森普利维蒂公司
IPC分类号: G06F17/30
CPC分类号: G06F12/1054 , G06F12/0246 , G06F12/0864 , G06F12/0875 , G06F12/1408 , G06F17/30097 , G06F17/30949 , G06F17/30952 , G06F2212/2542 , G06F2212/402 , G06F2212/452 , G06F2212/502 , G06F2212/6032 , G06F2212/7211
摘要: 用于构造索引的方法和设备,所述索引扩展为大量记录并且提供高处理速率。提供了新的数据结构和方法,从而确保编制索引算法以对所述算法自然(有效)的方式执行,同时非均匀存取存储器装置监视对存储器装置有效的IO(输入/输出)业务。产生一个数据结构、转换表格,其将由编制索引算法检查的逻辑存储桶映射到存储器装置上的物理存储桶。这种映射使得增强对非均匀存取SSD和闪存装置的写性能。另一种数据结构,即相关联的高速缓冲存储器,用于收集存储桶并且在大量顺序写的情况下将其顺序地写出到存储器装置。方法用于用编制索引算法要求的(记录的)存储桶填充高速缓冲存储器。额外的存储桶可以在需要的读取期间或者通过清除处理自存储器装置读取到高速缓冲存储器,从而便利可用擦除块的生成。
-
公开(公告)号:CN101814056B
公开(公告)日:2013-03-27
申请号:CN201010143421.1
申请日:2007-08-14
申请人: 英特尔公司
IPC分类号: G06F12/10
CPC分类号: G06F12/1027 , G06F9/3004 , G06F9/30076 , G06F9/45558 , G06F12/0246 , G06F12/0875 , G06F12/1009 , G06F12/1036 , G06F12/1054 , G06F2009/45583 , G06F2212/152 , G06F2212/2022 , G06F2212/452 , G06F2212/50 , G06F2212/65 , G06F2212/657 , G06F2212/68 , G06F2212/683 , G06F2212/7201
摘要: 本发明涉及将翻译后援缓冲器同步到扩充的分页表。一种处理器包括用于执行指令以将从基于虚拟化的系统的访客的物理地址(访客物理地址)到基于虚拟化的系统的主机的物理地址-主机物理地址且存储在翻译后援缓冲器TLB中的映射与存储在基于虚拟化的系统的扩充的分页表EPT中对应的映射同步。
-
公开(公告)号:CN102483755A
公开(公告)日:2012-05-30
申请号:CN201080033630.9
申请日:2010-06-25
申请人: 森普利维蒂公司
CPC分类号: G06F12/1054 , G06F12/0246 , G06F12/0864 , G06F12/0875 , G06F12/1408 , G06F17/30097 , G06F17/30949 , G06F17/30952 , G06F2212/2542 , G06F2212/402 , G06F2212/452 , G06F2212/502 , G06F2212/6032 , G06F2212/7211
摘要: 一种数字签名的文件系统,其中数据、元数据和文件是多个对象,每个对象具有全局唯一的并且由内容获得的指纹,并且其中由所述指纹映射对象引用;所述文件系统具有根对象,该根对象包括所述文件系统中的全部对象指纹的映射,使得所述文件系统的改变导致所述根对象中的改变,并且跟踪所述根对象中的改变提供了文件系统活动的历史。
-
公开(公告)号:CN102483754A
公开(公告)日:2012-05-30
申请号:CN201080033622.4
申请日:2010-06-25
申请人: 森普利维蒂公司
IPC分类号: G06F17/30
CPC分类号: G06F12/1054 , G06F12/0246 , G06F12/0864 , G06F12/0875 , G06F12/1408 , G06F17/30097 , G06F17/30949 , G06F17/30952 , G06F2212/2542 , G06F2212/402 , G06F2212/452 , G06F2212/502 , G06F2212/6032 , G06F2212/7211
摘要: 用于构造索引的方法和设备,所述索引扩展为大量记录并且提供高处理速率。提供了新的数据结构和方法,从而确保编制索引算法以对所述算法自然(有效)的方式执行,同时非均匀存取存储器装置监视对存储器装置有效的IO(输入/输出)业务。产生一个数据结构、转换表格,其将由编制索引算法检查的逻辑存储桶映射到存储器装置上的物理存储桶。这种映射使得增强对非均匀存取SSD和闪存装置的写性能。另一种数据结构,即相关联的高速缓冲存储器,用于收集存储桶并且在大量顺序写的情况下将其顺序地写出到存储器装置。方法用于用编制索引算法要求的(记录的)存储桶填充高速缓冲存储器。额外的存储桶可以在需要的读取期间或者通过清除处理自存储器装置读取到高速缓冲存储器,从而便利可用擦除块的生成。
-
公开(公告)号:CN101930344A
公开(公告)日:2010-12-29
申请号:CN201010212478.2
申请日:2010-06-22
申请人: ARM有限公司
CPC分类号: G06F12/1027 , G06F12/1054 , G06F2212/682
摘要: 本发明涉及确定链接数据储存器中存储和重写的项目的数据存储协议。公开了存储多个项目的存储装置和方法。存储装置配置为在相同时钟周期内接收访问相应项目的第一和第二访问请求。存储装置包括:均存储多个项目的子集的两个储存器,第一访问请求路由到第一储存器且第二访问请求路由到第二储存器;遗漏检测电路,检测请求的项目未存储在被访问储存器中的遗漏;项目检索电路,从另外储存器中检索其访问产生遗漏的项目;更新电路,根据两个储存器的相应一个的访问历史选择在相应储存器中重写的项目,更新电路响应于遗漏检测电路在对第一储存器的访问中检测到遗漏和至少一个另外条件,而通过重写所选项目用从另外储存器中检索的项目来更新两个储存器。
-
公开(公告)号:CN101727405A
公开(公告)日:2010-06-09
申请号:CN200910205038.1
申请日:2009-10-20
申请人: 株式会社东芝
CPC分类号: G06F12/1054 , G06F12/0831
摘要: 本发明提供一种虚拟地址高速缓冲存储器和方法以及处理器。该虚拟地址高速缓冲存储器具有:TLB虚拟页存储器,其保存包含进程的虚拟地址的预定高位位的虚拟页标签的条目数据,并且如果来自处理器的虚拟页标签一致,则其输出命中信号;数据存储器,其以虚拟页标签和页偏移量作为高速缓存索引,保存高速缓存数据;以及高速缓存状态存储器,其与高速缓存索引对应地保存数据存储器23中所存储的高速缓存数据的高速缓存状态。
-
公开(公告)号:CN104272279B
公开(公告)日:2018-01-19
申请号:CN201380023344.8
申请日:2013-05-08
IPC分类号: G06F12/10 , G06F12/0877
CPC分类号: G06F12/0864 , G06F12/1027 , G06F12/1054 , G06F2212/1028 , G06F2212/6082 , Y02D10/13
摘要: 一种具有缓存和转换后备缓冲器(TLB)的数据处理装置。路表被提供用于标识多个缓存路中的哪一个存储着所需数据。每个路表条目对应于TLB的TLB条目中的一个,并且针对与相应的TLB条目相关联的页面的每个存储位置,标识哪个缓存路存储着与该存储位置相关联的数据。同样,缓存能够在同一处理周期中服务M个访问请求。仲裁器以确保所选择的待定访问请求指定最多N个不同虚拟页面地址的方式,来选择待定访问请求以用于被缓存服务,其中N
-
公开(公告)号:CN104246721B
公开(公告)日:2017-02-22
申请号:CN201380000357.3
申请日:2013-03-29
申请人: 株式会社东芝 , 东芝解决方案株式会社
发明人: 中濑史郎
CPC分类号: G06F12/1054 , G06F12/1009 , G06F12/122
摘要: 根据实施方式,在向第一组块的访问状况为需要高速访问的第一状况、且所述第一组块处于所述第一组块的第一逻辑地址被映射到比第一存储装置低速且大容量的第二存储装置侧的第一物理地址的第二状态的情况下,存储控制器的映射管理部将所述第一组块从所述第二状态变更为第三状态。由此,所述第一逻辑地址被映射到所述第一存储装置侧的第二物理地址及所述第二存储装置侧的所述第一物理地址双方。
-
-
-
-
-
-
-
-
-