具有防篡改保护的集成电路及其方法

    公开(公告)号:CN108986857A

    公开(公告)日:2018-12-11

    申请号:CN201810571846.9

    申请日:2018-05-31

    IPC分类号: G11C13/00

    摘要: 公开了具有防篡改保护的集成电路及其方法。集成电路包括具有多个状态电路的篡改传感器。多个状态电路中的每一个具有提供相应逻辑状态的相应输出。当正确操作时,相应的逻辑状态响应于时钟信号而被切换。相应的逻辑状态无法响应于相应的故障注入来切换。篡改传感器具有响应于多个状态电路的相应逻辑状态的差异来提供故障信号的输出。另外,集成电路包括受保护电路以及篡改响应电路。篡改响应电路连接到篡改传感器以及受保护电路。篡改响应电路响应于故障信号来执行保护操作以保护受保护电路。

    包括期满检测的平台管理方法和装备

    公开(公告)号:CN107615293A

    公开(公告)日:2018-01-19

    申请号:CN201580080108.9

    申请日:2015-06-17

    申请人: 英特尔公司

    IPC分类号: G06F21/57

    摘要: 本文描述了与鉴于期满日期来管理计算平台相关联的装置、方法和存储介质。在各实施例中,一种装置可包括:包含用于执行应用的一个或多个处理器的计算平台;以及受信执行环境,所述受信执行环境包括用于存储计算平台的期满日期的防篡改存储,以及要在安全系统管理模式中操作的至少鉴于当前日期是否早于期满日期来调节计算平台的操作的固件模块。也描述或要求保护其它实施例。

    一种抗错误注入攻击的安全芯片加固方法及装置

    公开(公告)号:CN104992126A

    公开(公告)日:2015-10-21

    申请号:CN201510355203.7

    申请日:2015-06-24

    IPC分类号: G06F21/72

    CPC分类号: G06F21/725

    摘要: 本发明提供一种抗错误注入攻击的安全芯片加固方法及装置,包括以下步骤:对安全芯片中的所有逻辑单元分别在错误注入攻击情况下进行加密或解密功能仿真,生成仿真结果;根据所述仿真结果查找故障字典,若在故障字典中查找到与所述仿真结果相同的值,则将相应的被错误注入攻击的逻辑单元标记为敏感单元,直到遍历完所有的逻辑单元为止,生成敏感单元列表;对敏感单元列表中的所有敏感单元进行加固。采用本发明方法及装置可以只对敏感单元进行加固,产生的硬件开销小;不需要设计人员精通密码算法,也不需要了解电路的具体结构,适用于任意的密码电路。

    一种基于时钟的安全装置的软件保护方法及安全装置

    公开(公告)号:CN101847188A

    公开(公告)日:2010-09-29

    申请号:CN201010163373.2

    申请日:2010-04-28

    发明人: 陆舟 于华章

    IPC分类号: G06F21/00

    摘要: 本发明公开了一种基于时钟的安全装置的软件保护方法及安全装置,属于信息安全领域。所述方法包括:安全装置与终端装置建立连接,所述安全装置接收所述终端装置中的受保护软件发送的服务指令,所述安全装置利用预设的时间保护功能对所述终端装置中的受保护软件进行保护;所述安全装置包括:接口模块和主控模块,其中,所述主控模块包括:通讯单元和软件保护单元;本发明提供的安全装置中保存时间的限制信息,根据时间的限制信息通过本发明提供的方法可以精确地控制了受保护软件使用安全装置的起始时间和截止时间,为受保护软件提供了更安全的服务。