-
公开(公告)号:CN103309068B
公开(公告)日:2017-05-31
申请号:CN201310039930.3
申请日:2013-01-31
申请人: 株式会社日本显示器
IPC分类号: G02F1/133 , G02F1/1343 , G02F1/1362 , G09G3/36
CPC分类号: G09G3/36 , G09G3/207 , G09G3/3607 , G09G3/3648 , G09G2300/0857
摘要: 本发明提供了显示装置以及电子装置,其中该显示装置包括:多个子像素,该多个子像素包含在单个像素中,并且基于使用第一电极和第二电极提供的电压分别执行预定的显示,并显示彼此不同的颜色,其中多个子像素可以包括彼此不同的面积,并分别包括具有存储性的像素。
-
公开(公告)号:CN103809335B
公开(公告)日:2017-04-26
申请号:CN201310536127.0
申请日:2013-11-01
申请人: 株式会社日本显示器
发明人: 玉置昌哉
IPC分类号: G02F1/1343 , G02F1/133
CPC分类号: G02F1/133555 , G02F1/133553 , G02F1/1396 , G09G3/3614 , G09G3/3648 , G09G2300/0456 , G09G2300/0857
摘要: 提供在保持与反射型显示装置相同的反射显示性能的基础上,还可进行透射显示的半透射型显示装置、具有该半透射型显示装置的电子设备以及半透射型显示装置的驱动方法。该半透射型显示装置1具备:第一基板14,所述第一基板14设置有多个按每个像素50形成的反射电极和反射电极;第二基板23,所述第二基板23设置有与反射电极相对的透明电极21和透明电极21;以及液晶层30,所述液晶层30的设置于第一基板14与第二基板23之间的液晶分子的长轴方向与第基板14和第二基板23的表面平行且在第一基板14与第二基板23之间扭转,该半透射型显示装置1利用反射电极进行反射显示,利用相邻的像素50的反射电极之间的空间进行透射显示。
-
公开(公告)号:CN103380394B
公开(公告)日:2017-03-22
申请号:CN201180067932.2
申请日:2011-12-20
申请人: 追踪有限公司
CPC分类号: G02B26/04 , G02B26/02 , G09G3/3413 , G09G3/3433 , G09G2300/0456 , G09G2300/0842 , G09G2300/0857 , G09G2310/0235 , G09G2310/0251 , G09G2310/0262 , G09G2310/08 , G09G2320/041 , G09G2320/0626 , G09G2360/144 , Y10T29/49002
摘要: 描述了用于具有像素阵列、基板和在该基板上形成的控制矩阵的系统和方法。该像素阵列包括可称为微机电或MEMS光调制器的机械光调制器。这些MEMS光调制器可以是基于遮光器的光调制器,并且窗孔阵列可与该基于遮光器的光调制器阵列呈空间对应地形成在该基板上。每个调制器配置成通过一移动方向从挡光状态被驱动到透光状态。该光调制器阵列布置成减小相邻像素移动方向的相关性,藉此减小来自显示器的声发射的振幅。
-
公开(公告)号:CN106297686A
公开(公告)日:2017-01-04
申请号:CN201610330824.4
申请日:2016-05-18
申请人: 京东方科技集团股份有限公司 , 成都京东方光电科技有限公司
IPC分类号: G09G3/36
CPC分类号: G09G3/36 , G02F1/13306 , G02F1/1343 , G09G3/3648 , G09G2300/0857 , G09G2310/0264 , G09G3/3688 , G09G3/3696
摘要: 公开了一种像素内存储单元及数据存储方法、以及像素阵列。所述像素内存储单元包括:数据输入电路,其被配置为在第一控制信号端的第一控制信号处于其有效电平时将数据线上的数据电压读取到第一数据锁存端和第二数据锁存端上;第一数据锁存电路,其被配置为保持所述第一数据锁存端的电平;第二数据锁存电路,其被配置为保持所述第二数据锁存端的电平;驱动控制电路,其被配置为使驱动节点的电平与所述第一数据锁存端的电平相反;以及驱动电路,其被配置为在所述驱动节点处于其有效电平时将第三电源电压端的第三电源电压输出至输出端并且在所述第二数据锁存端处于其有效电平时将第四电源电压端的第四电源电压输出至所述输出端。
-
公开(公告)号:CN106257575A
公开(公告)日:2016-12-28
申请号:CN201610407299.1
申请日:2016-06-12
申请人: 精工爱普生株式会社
发明人: 山崎克则
IPC分类号: G09G3/34
CPC分类号: G09G3/344 , G09G2300/0426 , G09G2310/0275 , G09G2310/0281 , G09G2310/04 , G09G2310/06 , G09G2320/0252 , G09G2330/021 , G09G2300/0857
摘要: 一种存储型显示装置及电子设备,能够实现在仅对一部分的行进行重写时缩短向像素电极写入数据信号所需的时间以及降低消耗电力。存储型显示装置具备:设置有n列的第1控制线;设置有m行的第2控制线;以及由n×m个像素构成的显示部,显示部具备像素电极、对置电极、像素开关元件及像素存储电路,存储型显示装置具备:用于按各行向像素电极供给电源的支电源线;干电源线;像素电极开关电路;电源线开关电路,分别连接于干电源线与针对各行的支电源线之间,分别选择干电源线与针对各行的支电源线的连接状态;控制电路;及向第2控制线输出信号的扫描线驱动电路,扫描线驱动电路配置于显示部的预定的端部侧,电源线开关电路配置于显示部的与预定的端部不同的端部侧。
-
公开(公告)号:CN103765497B
公开(公告)日:2016-12-07
申请号:CN201280025686.9
申请日:2012-05-31
申请人: 皮克斯特隆尼斯有限公司
IPC分类号: G09G3/34
CPC分类号: G09G3/3466 , G09G2300/0857
摘要: 所描述的锁存电路可使用单一导电类型的晶体管形成。所述晶体管可为n型晶体管或p型晶体管。所述锁存电路包含至少一个预充电晶体管及至少一个输出端子放电晶体管。还描述用于操作所述锁存电路的时序方案。还描述包含这些锁存电路的像素电路及显示装置。所述显示装置由所述锁存电路的布置形成。
-
公开(公告)号:CN102737598B
公开(公告)日:2016-05-11
申请号:CN201210078437.8
申请日:2012-03-22
申请人: 株式会社日本显示器
CPC分类号: G09G3/2074 , G09G3/3607 , G09G3/3648 , G09G2300/0426 , G09G2300/0857 , G09G2320/0223 , G09G2330/08
摘要: 本发明提供了显示装置和电子设备。本发明提供的一种显示装置包括:多个像素,每个像素均包括显示元件;多种电位线,保持在彼此不同的各自的灰度电位的,电位线包括第一电位线和第二电位线,每条第一电位线都保持在使亮度梯度相对陡峭的第一灰度电位水平,每条第二电位线都保持在使亮度梯度相对平缓的第二灰度电位水平,亮度梯度表示由施加到显示元件的电压或电流的变化所引起的显示亮度变化的量;以及驱动部,基于图像信号、通过向每个像素的显示元件提供多条电位线中的所选的一条电位线的灰度电位水平对像素执行显示驱动。第一电位线的电阻低于第二电位线的电阻。
-
公开(公告)号:CN104011784B
公开(公告)日:2016-04-27
申请号:CN201280044085.2
申请日:2012-07-13
申请人: 皮克斯特隆尼斯有限公司
CPC分类号: G02B26/02 , G02B26/005 , G02B26/023 , G09G3/3433 , G09G3/3466 , G09G2300/0465 , G09G2300/0473 , G09G2300/0838 , G09G2300/0842 , G09G2300/0857 , G09G2300/0866 , G09G2300/0876 , G09G2310/063
摘要: 本发明揭示一种包含光调制器阵列的显示装置。每一光调制器具有经配置以将所述光调制器驱动到第一状态中的第一致动器及经配置以将所述光调制器驱动到第二状态中的第二致动器。所述显示装置还包含控制矩阵,所述控制矩阵针对所述阵列中的每一光调制器包含单个致动电压互连。所述致动电压互连经配置以将第一驱动电压施加到所述光调制器的所述第一致动器且将第二驱动电压施加到所述光调制器的所述第二致动器。另外,所述致动电压互连经配置以控制数据电压到锁存器电路的施加以控制所述第一及第二驱动电压到所述第一及第二致动器的所述施加。
-
公开(公告)号:CN102598098B
公开(公告)日:2016-02-17
申请号:CN201080048422.6
申请日:2010-09-16
申请人: 诺基亚技术有限公司
发明人: J·H-P·尼尔米
IPC分类号: G09G3/20
CPC分类号: G09G3/3648 , G09G2300/0814 , G09G2300/0857 , G09G2310/08 , G09G2320/10
摘要: 根据本发明的示例实施例,一种装置包括源极线,其配置成包括用于在显示器上随后观看的数据。此外,该装置包括:刷新控制线,其配置成更新显示器上的至少一个像素;基于频率的选择器,其耦合到刷新控制线;以及存储器,其耦合到基于频率的选择器和源极线。该装置被配置成至少部分地基于刷新控制线在第一操作模式和第二操作模式中向像素提供一个或多个信号。
-
公开(公告)号:CN105051806A
公开(公告)日:2015-11-11
申请号:CN201480016710.1
申请日:2014-03-21
申请人: 皮克斯特隆尼斯有限公司
CPC分类号: G09G3/3406 , G02B26/02 , G09G3/2022 , G09G3/3433 , G09G2300/0823 , G09G2300/0842 , G09G2300/0852 , G09G2300/0857 , G09G2300/0861 , G09G2310/0254 , G09G2310/0262 , G09G2310/06 , H04N9/30
摘要: [问题]在图像显示装置中的可移动式快门系统中的放电周期期间将实质上相同电压提供到快门电极与一对控制电极,且防止机械快门的降级。[解决问题的装置]提供各自具有机械快门的多个像素,其中所述机械快门包括快门电极和相对于所述快门电极而成对提供的第一与第二控制电极;且所述显示装置通过以电力控制所述快门电极的位置而显示图像;其中所述显示装置包括放电周期和显示周期,且在所述显示周期中,将低电压驱动电压VL或电压高于所述低电压驱动电压VL的高电压驱动电压VH供应到所述快门电极、所述第一控制电极和所述第二控制电极,且|Vs-Vp1|≤(VH-VL)/10,且|Vs-Vp2|≤(VH-VL)/10,其中Vs为供应到所述快门电极的电压,Vp1为供应到所述第一控制电极的电压,且Vp2为供应到所述第二控制电极的电压。
-
-
-
-
-
-
-
-
-