输出级电路
    1.
    发明公开
    输出级电路 审中-公开

    公开(公告)号:CN119582835A

    公开(公告)日:2025-03-07

    申请号:CN202411628657.2

    申请日:2024-09-05

    Inventor: 邱珦益 谢沛杉

    Abstract: 本申请公开了一种电压位准转换器,其特征在于,包含:工作于高压AVDD和中压VMID之间的第二级电路,用于接收一对控制信号以输出一对反相的输出信号;以及第一级电路,更包含依序串联的P型晶体管P1、P型晶体管P2、N型晶体管N2和N型晶体管N1,以及依序串联的P型晶体管P3、P型晶体管P4、N型晶体管N4和N型晶体管N3。

    一种超低延时的自锁定噪声抑制电平移位电路

    公开(公告)号:CN119561540A

    公开(公告)日:2025-03-04

    申请号:CN202411605270.5

    申请日:2024-11-11

    Abstract: 本发明公开一种超低延时的自锁定噪声抑制电平移位电路,涉及智能功率驱动技术领域,以解决现有通过RC滤波电路滤除噪声时会增加延迟的问题。包括电连接的高压电平移位电路、共模噪声消除电路、差模噪声消除电路以及RS锁存器,共模噪声消除电路用于当存在共模噪声时,输送1/2VDD电压给RS锁存器的输入端,设计RS锁存器相对较低的阈值电压,使得1/2VDD电压对于RS锁存器来说为高电平,RS锁存器的状态保持不变,差模噪声消除电路用于当存在差模噪声时,通过电阻分压开启差模噪声消除电路,RS锁存器的输入端保持高电平。本发明提供的自锁定噪声抑制电平移位电路用于消除dV/dt噪声的共模噪声和差模噪声且具有更低的延迟。

    阈值检测电路、功率电路以及半桥电路

    公开(公告)号:CN119519693A

    公开(公告)日:2025-02-25

    申请号:CN202510089160.6

    申请日:2025-01-21

    Inventor: 黄硕 胡昊翔

    Abstract: 本发明提供了一种阈值检测电路,该电路的第一PMOS管的源极耦接至高电压供电端口,其漏极依次通过第一电阻、第二电阻以及第二NMOS管接至低电压端口,第三PMOS管耦接在第一电阻的两端,其栅极通过第一反相器连至第二NMOS管的漏极,整形模块用于基于第二NMOS管的漏极的电压,输出判断信号;静态电流控制模块的第一端以及第二NMOS管的栅极均接收功率管栅极的电压,静态电流控制模块的第二端耦接至第一PMOS管的栅极,用于基于功率管栅极的电压大小,控制第一PMOS管导通或者截止。本发明利用第三PMOS管的通断准确的获取功率管的通断状态,且利用静态电流控制模块减少电路中存在静态电流的时间,减少了电路的功耗。

    电平转移电路及电子设备
    5.
    发明公开

    公开(公告)号:CN119483584A

    公开(公告)日:2025-02-18

    申请号:CN202510052474.9

    申请日:2025-01-14

    Inventor: 李天柱 原顺

    Abstract: 本申请提出电平转移电路及电子设备,涉及但不限于集成电路技术领域,包括:电平移位模块,用于根据第一输入信号输出第一电平信号,及根据第二输入信号输出第二电平信号;占空比调整模块,与电平移位模块连接,用于调整第一电平信号的占空比并输出第三电平信号,及调整第二电平信号的占空比并输出第四电平信号;波形整形模块,与占空比调整模块连接,用于将第三电平信号进行反相并输出第五电平信号,及将第四电平信号进行反相并输出第六电平信号。本申请通过占空比调整模块对电平移位模块输出的第一电平信号和第二电平信号的波形占空比进行调整,从而使输出的第五电平信号和第六电平信号在不同的PVT以及不同的工作频率下均能保持良好的占空比。

    一种掉电复位的电平转换电路
    6.
    发明公开

    公开(公告)号:CN119483583A

    公开(公告)日:2025-02-18

    申请号:CN202510052159.6

    申请日:2025-01-14

    Abstract: 本发明公开了一种掉电复位的电平转换电路,属于电平转换电路技术领域,该电平转换电路包括PMOS管P1~P8、NMOS管N1~N5、电阻R1、输入端IN和输出端OUT;在数字电源DVDD掉电后,net1线和net2线为低电平,net3线原本处于高阻态,由于PMOS管P7和电阻R1的弱上拉,net3线电荷会逐渐被充到高电平,最终OUT输出低电平;且NMOS管N4管此时是关断状态,net3线无通路,不消耗功耗;在正常工作的时候,当IN输入高电平,net2线是高电平时,PMOS管P6关断,PMOS管P7与电阻R1没有放电通路,不会有功耗;而当IN输入为低电平,NMOS管N4此时也是关断状态,PMOS管P7与电阻R1也没有放电通路,因此不会消耗功耗;这避免了常规弱下拉电路在工作时候消耗一定功耗。

    一种抗辐照的电平转换电路
    7.
    发明公开

    公开(公告)号:CN119449005A

    公开(公告)日:2025-02-14

    申请号:CN202510043677.1

    申请日:2025-01-10

    Applicant: 安徽大学

    Abstract: 本申请涉及一种抗辐照的电平转换电路。所述电路包括基于DICE结构的电平转换电路和抗辐照加固电路;基于DICE结构的电平转换电路用于采用冗余控制节点实现电平转换;包括:输入模块和DICE模块,DICE模块包括四个由1个PMOS晶体管和1个NMOS管串联组成的支路;每个支路中PMOS晶体管和NMOS晶体管的漏极连接作为一个控制节点;输入模块用于通过传输管来控制MOS开关传输差分输入信号至DICE模块;抗辐照加固电路用于通过交叉耦合结构对第二和第三支路的控制节点进行反馈调节。该电路可以完成超低电压到高电压的电平切换,提高电平转换器的抗辐照性,可以抵抗恶劣环境,同时降低了功耗和延迟。

    一种通讯电平自适应的电路及通讯电平自适应方法

    公开(公告)号:CN119420341A

    公开(公告)日:2025-02-11

    申请号:CN202411380817.6

    申请日:2024-09-30

    Abstract: 本发明涉及一种通讯电平自适应的电路及通讯电平自适应方法,通讯电平自适应的电路包括电平转换电路,电平转换电路的输出端与本电路的输入通讯接口连接,输入端与目标电路的输出通讯接口连接;目标电路包括目标电平转换电路,目标电平转换电路的输出端与目标电路的输入通讯接口连接,输入端与本电路的输出通讯接口连接;电平转换电路能够将任意电平输入信号转换为本电路的输入通讯接口所需电平的输入信号;目标电平转换电路能够将任意电平输入信号转换为目标电路的输入通讯接口所需电平的输入信号,实现1.8V‑5.5V电平的任意转换,达到任意二个或多个电路的电平自适应匹配,特别是在串口通信领域提升通用性。

    一种基于电荷检测的数字隔离器及其实现方法

    公开(公告)号:CN119401999A

    公开(公告)日:2025-02-07

    申请号:CN202411443229.2

    申请日:2024-10-16

    Abstract: 本发明实施例提供了一种基于电荷检测的数字隔离器及其实现方法,采用双通道相互独立的高压电容隔离,分别传输上升沿震荡信号和下降沿震荡信号,相对于差分通道无匹配性要求;信号编码侧和信号解码侧均搭配了相互独立的双通道电荷检测电路,编码侧电荷检测单元用于通过电荷检测控制压控震荡单元工作,检测到连续的第一预设数量的脉冲翻转高电平并终止压控震荡单元工作,否则为低电平;解码侧电荷检测单元用于检测连续的第二预设数量的脉冲并产生用于RS触发器的置位/复位信号,恢复原始信号。此方式无视了干扰信号对震荡信号频率的影响,极大的提升了信号解调的正确性和可靠性。

    一种源缓冲器可配置偏置电路

    公开(公告)号:CN112104355B

    公开(公告)日:2025-01-28

    申请号:CN202011108970.5

    申请日:2020-10-16

    Abstract: 本发明公开了一种源缓冲器可配置偏置电路,包括偏置电路和电流数模转换器IDAC,偏置电路的输入端与电流数模转换器IDAC的输出端相连。本发明提出的源缓冲器可配置偏置电路,可灵活调节不同区域的工作电流,提高缓冲器电路通道的一致性,进而提升显示的效果;可根据显示画面的特性,如动态或静态的图像,来动态调节不同区域的工作电流,达到提升显示性能的同时,可节省芯片的工作电流和功耗;设计的多路电流输出的电流数模转换器IDAC,可复用同一个电路中主要的器件,通过高低位分段可节省芯片的面积,输出电流的通道数也可以灵活配置。

Patent Agency Ranking