接入层交换机、上层交换机和数据中心网络系统

    公开(公告)号:CN113300870B

    公开(公告)日:2024-09-10

    申请号:CN202010795327.8

    申请日:2020-08-10

    摘要: 本公开实施例涉及一种接入层交换机、上层交换机和数据中心网络系统,其中系统包括至少一台接入层交换机,接入层交换机包括多个上行物理接口,且至少两个上行物理接口组合成一个物理接口组;至少一台上层交换机,上层交换机包括多个下行物理接口,下行物理接口与上行物理接口通过物理传输链路连接,且数据传输时,将同一个物理接口组对应的物理传输链路配置为一条逻辑传输链路。本公开实施例提供的技术方案,实现在数据中心发生更新迭代时,将上一代数据中心的网络硬件设备进行平滑切换,从而避免造成网络硬件设备浪费,降低更新迭代的成本。

    一种网络链路创建方法、装置、设备及存储介质

    公开(公告)号:CN117278499A

    公开(公告)日:2023-12-22

    申请号:CN202311531922.0

    申请日:2023-11-16

    IPC分类号: H04L49/1515 H04L45/02

    摘要: 本申请实施例涉及网络链路技术领域,具体涉及一种网络链路创建方法、装置、设备及存储介质,旨在对clos网络的网络结构进行优化。所述方法包括:确定待创建的网络链路的多个待接入的源节点中的每个源节点的优先级;在一个所述源节点的优先级高于预设优先级的情况下,将所述源节点连接至二级路由节点;在一个所述源节点的优先级不高于所述预设优先级的情况下,将所述源节点连接至一级路由节点;根据每个所述一级路由节点所连接的所述源节点的节点信息,将每个所述一级路由节点连接至对应的二级路由节点;将每个所述二级路由节点连接至每个三级路由节点,得到所述网络链路。

    一种并行冗余以太网传输协议栈系统及实现方法

    公开(公告)号:CN116455842A

    公开(公告)日:2023-07-18

    申请号:CN202310280601.1

    申请日:2023-03-21

    摘要: 本发明公开了一种并行冗余以太网传输协议栈系统及实现方法,通过采用站点管理模块保存通信站点的地址对信息和序列号信息;采用接收管理模块接收网络控制器发送的信息,并对该信息进行中的冗余信息进行过滤;然后将过滤后的信息与通信站点的地址对信息和序列号信息进行比对,然后根据比对结果通过发送管理模块进行发送;发送管理模块将网络层的数据进行冗余,通过网络控制器发送至需要接收的网络;用于对PRP网络的状态信息进行统计,解决了滑窗算法在三层交换和组播通信中出现的丢包问题,扩展了原有PRP协议栈不支持三层交换的问题,通过简单的设计,提高了算法的稳定性和准确性。

    一种数据传输方法及装置

    公开(公告)号:CN112448900B

    公开(公告)日:2023-05-19

    申请号:CN201910824502.9

    申请日:2019-09-02

    摘要: 本申请公开了一种数据传输方法及装置,涉及计算机技术领域,解决了PFC死锁的问题。所述方法包括:第一交换设备从第一入接口接收第二交换设备发送的包括目的主机地址、第一优先级标识以及第一数据的第一数据报文,若在预设的第一转发表中存在与目的主机地址、第一入接口、第一优先级标识匹配的第一表项,第一转发表中每个表项对应有切换策略,则第一交换设备根据第一表项对应的第一切换策略,通过第二优先级标识对应的队列发送包括目的主机地址、第二优先级标识以及第一数据的第二数据报文。

    一种射频中频三级CLOS无阻塞交换矩阵路由快速选择算法

    公开(公告)号:CN114978997A

    公开(公告)日:2022-08-30

    申请号:CN202210894342.7

    申请日:2022-07-28

    IPC分类号: H04L45/745 H04L49/1515

    摘要: 本发明公开了一种射频中频三级CLOS无阻塞交换矩阵路由快速选择算法,包括以下步骤:S1建立路由表;S2建立记忆表;S3:按照输出端口号,在路由表中选择响应端口号分组;S4在分组的记忆表搜索,如果搜索成功则跳转到步骤S6,搜索失败则进行步骤S5;S5按照当前路由状态,确定搜索查询方向;S6根据查询到的路由控制参数,控制各个开关通断;S7更新记忆表。本发明建立了一个路由状态表与短时记忆表,利用当前连接状态作为先验知识,采用记忆搜索与更新方法,实现路由的快速选择,将查表搜索计算量平均降低到1/2N,花费很少的运算量,实现交换矩阵路由快速选择。

    管理物理网络以减少多结构虚拟网络中网络依赖的方法和装置

    公开(公告)号:CN112470434B

    公开(公告)日:2022-08-19

    申请号:CN201980048939.6

    申请日:2019-07-23

    申请人: 威睿公司

    摘要: 公开的管理网络的示例包括:经由第一基于负载的绑定(LBT)端口在第一机架顶部(ToR)交换机处接收分组;确定所述分组的目的地节点的网络位置是否是未知的;基于网络位置是未知的,在分组中设置LBT出口控制值,所述LBT出口控制值指示该分组不经由第二ToR交换机的第二LBT端口发送;以及经由第一ToR交换机和第二ToR交换机之间的交换机间链路将分组从第一ToR交换机发送到第二ToR交换机,以及从第一ToR交换机发送到在该分组中被标识为目的地节点的至少第一主机。

    三级CLOS结构的通道匹配方法、系统、设备和介质

    公开(公告)号:CN118646725A

    公开(公告)日:2024-09-13

    申请号:CN202410685871.5

    申请日:2024-05-30

    发明人: 张磊 袁涛

    IPC分类号: H04L49/1515

    摘要: 本申请涉及一种三级CLOS结构的通道匹配方法、系统、设备和介质。本申请通过利用输入计算模块、输出计算模块以及输入输出匹配和重算模块形成在输入计算模块、输出计算模块中进行前端一级流水化处理和二级流水化处理,再结合输入输出匹配和重算模块进行后端三级流水化处理,不仅可以提高输入输出端口的灵活性,最主要的效果是通过分别考虑输入和输出流水冲突问题,尽可能较少反馈的影响,使得CLOS互连方案的时序较好的前提下性能得到保证,输入输出个数减少,且硬件实现的资源及面积较为节省,大大地提高了数据传输的性能。

    一种Chiplet芯片内的网络互连方法
    9.
    发明公开

    公开(公告)号:CN117135133A

    公开(公告)日:2023-11-28

    申请号:CN202311361121.4

    申请日:2023-10-20

    发明人: 王嘉诚 张少仲

    摘要: 本发明公开了一种Chiplet芯片内的网络互连方法,属于集成电路技术领域,方法包括:当网络互连管理模块监测到出现超时Chiplet,开启延迟触发机制并进入调度模式,获取当前需要向超时Chiplet发送的所有数据包,通知所有相关的发送Chiplet将数据包发送至被确定的中转Chiplet;在收到网络互连管理模块的数据聚合度和网络编码的冗余度的参数指示后,中转Chiplet根据指示对小数据包进行网络编码,将网络编码后的数据包发送给超时Chiplet。本发明提高了Chiplet芯片内网络互连数据传输的效率和可靠性,优化了芯片系统的性能。

    多级交换网络及输入输出端口匹配方法

    公开(公告)号:CN116980366A

    公开(公告)日:2023-10-31

    申请号:CN202311237904.1

    申请日:2023-09-25

    摘要: 本发明涉及交换网络技术领域,公开了多级交换网络及输入输出端口匹配方法,本发明中输入端口依次通过一级结点、中间结点和输出结点,与输出端口连接;一级结点基于接收到的输入端口的输入请求和中间结点的工作状态,确定输入端口与中间结点的匹配关系,并将输入端口的数据发送给输入端口匹配的中间结点;中间结点将输入端口的数据发送给输出端口对应的输出节点;输出节点将输入端口的数据发送给输入端口对应的输出端口。如此,可以通过与输入端口连接的一级结点直接确定出输入端口对应的中间结点,而不再需要轮询仲裁以进行匹配、等待输出端口的授权,从而降低多级交换网络的成本以及交换延迟。