一种提高多通道Round Robin仲裁器时序方法及系统

    公开(公告)号:CN118964243A

    公开(公告)日:2024-11-15

    申请号:CN202411049055.1

    申请日:2024-08-01

    发明人: 强鹏

    IPC分类号: G06F13/16

    摘要: 本申请涉及一种提高多通道Round Robin仲裁器时序方法、装置、计算机设备、存储介质和计算机程序产品。所述方法包括:基于多通道请求数量确定仲裁器级数;将多通道请求输入到最低级仲裁器进行仲裁并将仲裁结果发送至后级仲裁器;后级仲裁器获取前级仲裁器发送的仲裁结果并基于仲裁结果进行二次仲裁并将二次仲裁结果发送至后级仲裁器;重复进行仲裁操作直至最高级仲裁器输出仲裁结果。采用本方法通过分级处理并在两级间插入寄存器的方式,实现了多级流水Round Robin仲裁器,在面对多通道输入请求时,能有效的提高时序效果。

    一种EMIF存储控制接口的自适应参数配置方法

    公开(公告)号:CN118964241A

    公开(公告)日:2024-11-15

    申请号:CN202410992379.2

    申请日:2024-07-23

    IPC分类号: G06F13/16 G06F13/42 G06F13/12

    摘要: 一种EMIF存储控制接口的自适应参数配置方法,包括:1、将主机与EMIF接口连接,然后将EMIF接口上的多个片选空间CE分别与不同和/或相同存储器连接;2、判断自适用配置功能是否启动,否则进入3中;是则进入4中;3、用户根据存储特性进行手动配置多个片选空间CE的参数;4、从自适应配置法和循环遍历法两种方法中择其一对多个片选空间CE的参数进行配置。本发明引入了自适应配置机制,对于三种存储类型分别有不同的配置模式,控制器根据连接的存储类型不同,分别以不同的策略进行参数自动配置,解决了用户需要了解存储特性,然后根据特性与时序手动进行参数配置并不断调试的技术问题,缩短了项目开发时间。

    数据处理方法、存储控制器、设备及存储介质

    公开(公告)号:CN118964230A

    公开(公告)日:2024-11-15

    申请号:CN202411448715.3

    申请日:2024-10-17

    发明人: 易恩镁

    IPC分类号: G06F12/06 G06F13/16

    摘要: 本申请涉及芯片技术领域,提供了一种数据处理方法、存储控制器、设备及存储介质,方法包括:获取第i个写入指令;i为大于或等于1的整数;基于配置参数识别第i个写入指令,得到第i个待保护数据以及第i个写入地址;配置参数指示多个存储块的特征;待保护数据与存储块一一对应;第i个待保护数据包括第i个权重数据以及第i帧图像数据;基于第i个写入地址以及预设偏移地址,确定第i个目标存储地址范围;第i个目标存储地址范围指示第一目标存储块的一部分;预设偏移地址是基于配置参数确定的;基于第i个目标存储地址范围,将第i个待保护数据写入第一目标存储块。本申请的技术方案,能够提高DDR的有效带宽、智能终端的运行速度以及性能。

    基于CXL协议的服务质量遥测系统及方法

    公开(公告)号:CN118964112A

    公开(公告)日:2024-11-15

    申请号:CN202411392467.5

    申请日:2024-10-08

    发明人: 马铭振 唐先芝

    IPC分类号: G06F11/22 G06F13/42 G06F13/16

    摘要: 本发明公开了基于CXL协议的服务质量遥测系统及方法,系统包括:存储单元、产生采样信号的采样模块、用于配置硬件功能的寄存器模块、用于检测反压情况的内部反压监控模块、用于检测内部负载情况的内部负载监控模块、用于统计待处理请求个数的请求计数模块、用于统计完成的请求个数的完成计数模块,设备处理器根据反压情况、内部负载情况、请求计数器信息、完成计数器信息得出设备负载情况,并将设备负载情况返回给cxl.mem响应中。本发明由寄存器配置硬件功能,由设备处理器负责运算部分,起到节约硬件资源以及功能可配的作用。

    用于数据上报的装置
    6.
    发明公开

    公开(公告)号:CN118939394A

    公开(公告)日:2024-11-12

    申请号:CN202410961901.0

    申请日:2024-07-17

    发明人: 闫超 荆晓龙 袁涛

    IPC分类号: G06F9/48 G06F13/16

    摘要: 本发明涉及数据上报技术领域,公开了一种用于数据上报的装置,包括:任务处理引擎,配置为基于数据上报任务生成执行序列,向处理通道发送执行序列;处理通道,配置为在接收到执行序列后,将执行序列存入内部缓存中,若内部缓存中存在执行序列,将执行序列发送至任务管理模块;任务管理模块,配置为在接收到执行序列后,基于执行序列确定多个信息生成组的组间执行顺序,根据组间执行顺序调用多个信息生成组;多个信息生成组,每个信息生成组配置为在被任务管理模块调用时,将基于接收到的执行序列生成的数据上报至下级引擎。可以实现各种场景下的数据上报,具有高随机组合性和高适配性,极大地提升了数据上报的速度。

    一种用于多系统间数据交换的装置及方法

    公开(公告)号:CN112486869B

    公开(公告)日:2024-11-12

    申请号:CN202011262457.1

    申请日:2020-11-12

    IPC分类号: G06F13/16 G06F9/54

    摘要: 本发明公开了信息通信工程技术领域的一种用于多系统间数据交换的装置及方法,该装置包括系统A、通讯总线与系统B,系统A与系统B之间通过通讯总线连接,系统A由请求模块、第一接收模块与保存模块组成,系统B由反馈模块与处理器组成,请求模块与系统B之间通过通信连接有设定模块,保存模块与处理器之间连接有共享模块;反馈模块由第一接收单元与返回单元组成,设定模块包括读取单元、判断单元、选择单元与设定单元,且三者之间依次通过通信连接,通过设置的设定模块,能便于系统B判断是否进行请求回馈,提高数据的交换效率,在一个装置中同时实现两种系统间的交换方式,提高该装置的使用性能。

    总线仲裁控制方法、装置、源载系统及存储介质

    公开(公告)号:CN118916313A

    公开(公告)日:2024-11-08

    申请号:CN202411415525.1

    申请日:2024-10-11

    发明人: 杨细芳 陈文德

    IPC分类号: G06F13/16 G06F13/40

    摘要: 本申请公开了一种总线仲裁控制方法、装置、源载系统及存储介质,方法包括:在第一控制模块对同步动态随机存储器进行读写操作的情况下,获取片选信号和读写使能信号,片选信号和读写使能信号皆由第一控制模块发送至同步动态随机存储器;根据片选信号和读写使能信号确认同步动态随机存储器的运行状态;若同步动态随机存储器的运行状态为读写自刷新状态,且在一个预设的自刷新周期内,片选信号未变化为第一电平,确认同步动态随机存储器的运行状态为空闲状态;在确认同步动态随机存储器的运行状态为空闲状态的情况下,输出第一仲裁信号至第一控制模块,使得第一控制模块能够使用总线对第二控制模块进行读写操作。

    存储器装置的通道架构
    10.
    发明授权

    公开(公告)号:CN112100096B

    公开(公告)日:2024-11-05

    申请号:CN202010555368.X

    申请日:2020-06-17

    发明人: R·巴苏

    IPC分类号: G06F13/16

    摘要: 描述了涉及存储器装置的通道架构的系统、设备和方法。各种应用可以通过多个通道访问来自存储器装置的数据。所述通道可以基于所述应用的行为选择性地启用或禁用。例如,呈存储器系统的形式的设备可以包含耦接到控制器和多个通道的接口。所述控制器可以被配置成:确定由访问来自存储器装置的数据的多个应用所使用的带宽的聚合量,所述存储器装置通过所述多个通道耦接到所述控制器;并且至少部分地基于由所述多个应用所使用的带宽的所述聚合量禁用所述多个通道中的一或多个通道。