Transmission circuit for transmitting fixed-length data
    141.
    发明公开
    Transmission circuit for transmitting fixed-length data 失效
    用于发送固定长度数据的传输电路

    公开(公告)号:EP0535982A3

    公开(公告)日:1997-03-26

    申请号:EP92309022.9

    申请日:1992-10-02

    申请人: FUJITSU LIMITED

    IPC分类号: H04L12/56 H04Q11/04

    摘要: A transmission circuit transmits a normal cell data and an idle cell data via a communication line. The idle cell data is transmitted to fill time slots in the communication line at which there is no normal cell data to be transmitted, each of the normal cell data and idle cell data including first data (H), second data (HEC) and third data (F). The first (H), second (HEC) and third (F) data of the normal cell data respectively indicating a destination, an error correcting code of the first data and desired information. The first (H) and second (HEC) data of the idle cell data have predetermined bit patterns and the third data (F) of the idle cell data has an arbitrary bit pattern. The transmission circuit includes a first output circuit (31) for outputting the normal cell data, an error correcting code generator (32) for generating the second data based on the first data of the normal cell data supplied from the first output circuit, a second output circuit (33) for outputting the first (H) and second (HEC) data of the idle cell data, a scrambler (34) for scrambling the third data (F) of the normal cell data supplied from the first output circuit (31), and a selector (35) for selecting one of the first output circuit(31), the error correcting code generator (32), the second output circuit (33) and the scrambler (34) in accordance with a predetermined order, so that the normal cell data and the idle cell data are output from the selector (35).

    Paketübertragungssystem
    143.
    发明公开
    Paketübertragungssystem 失效
    分组传输系统

    公开(公告)号:EP0701348A2

    公开(公告)日:1996-03-13

    申请号:EP95202309.1

    申请日:1995-08-25

    IPC分类号: H04L12/56

    摘要: Die Erfindung bezieht sich auf ein Paketübertragungssystem mit mehreren Eingangsschaltungen (2) jeweils zur Vervielfachung einer auf einer Eingangsleitung (1) eingetroffenen Zelle, die jeweils zur Übertragung über unterschiedliche Koppelfelder (3, 4) vorgesehen sind, und zur Erzeugung einer der jeweiligen Zelle mitzuliefernden Zeitmarke und mit mehreren Ausgangsschaltungen (5) zur Auswahl einer zur Weiterleitung auf einer Ausgangsleitung (6) vorgesehenen Zelle aus einer Mehrzahl von die gleiche Zeitmarke aufweisenden, empfangenen Zellen. Eine Eingangsschaltung (2) ist zur weiteren Erzeugung einer die Eingangsschaltung (2) kennzeichnenden und der jeweiligen Zelle mitzuliefernden Eingangsnummer und die Ausgangsschaltung (5) anhand der Zeitmarke und der Eingangsnummer zur Herstellung der korrekten Reihenfolge von aufeinanderfolgenden Zellen vorgesehen.

    摘要翻译: 本发明涉及一种具有多个输入电路(2),每个用于对输入线乘以一(1)到达细胞,每一个用于传输在不同的交换网络(3,4)被提供,并产生相应的细胞mitzuliefernden时间戳中的一个的分组传输系统 并具有一个用于选择一个多个输出电路(5),以从多个同时标记接收单元(6)提供细胞的输出线被转发。 的输入电路(2)提供了一种用于进一步产生(2)表征的输入电路和相应的细胞mitzuliefernden输入数和输出电路(5)的基础上的时间标记和用于连续细胞的正确序列的制备中的登录号。

    A METHOD FOR HANDLING REDUNDANT SWITCHING PLANES IN PACKET SWITCHES AND A PACKET SWITCH FOR CARRYING OUT THE METHOD
    144.
    发明公开
    A METHOD FOR HANDLING REDUNDANT SWITCHING PLANES IN PACKET SWITCHES AND A PACKET SWITCH FOR CARRYING OUT THE METHOD 失效
    一种处理分组交换机中的冗余切换平面的方法和一种用于执行该方法的分组交换机

    公开(公告)号:EP0683948A1

    公开(公告)日:1995-11-29

    申请号:EP94907753.0

    申请日:1994-02-10

    IPC分类号: H04Q3 H04L12 H04Q11

    摘要: A switch (1) for the transfer of data packets comprises in the conventional way input ports (3) and output ports (5) and parallel switching planes, which are identical to each other. The switch (1) establishes connections between input ports (3) and output ports (5) through the parallel switching planes. In each output port (5) there is for each switching plane and each established connection a buffer (25) accommodating at least one data packet. In the output port there is in addition a logical selection device (29) for selecting data packets from the switch (1) and from the different planes in such a way that a data packet stream, which is as correct as possible, is obtained from the output port, and it selects in the first place data packets from a switching plane, which is the preferred plane at each instant. The selection device (29) comprises a quality determining unit, which at each occasion determines the preferred plane by means of quality values for each plane. These quality values are determined by means of an evaluation of data packets, which have arrived earlier to the output port.

    摘要翻译: 用于传输数据分组的开关(1)以常规方式包括彼此相同的输入端口(3)和输出端口(5)以及并行的交换平面。 开关(1)通过并行切换平面在输入端口(3)和输出端口(5)之间建立连接。 在每个输出端口(5)中,每个交换平面和每个建立的连接都有一个容纳至少一个数据分组的缓冲器(25)。 在输出端口中还有一个逻辑选择设备(29),用于从交换机(1)和不同平面选择数据分组,从而从数据分组流中获得尽可能正确的数据分组流 输出端口,并且首先从切换平面选择数据分组,该切换平面在每个时刻是优选的平面。 选择装置(29)包括质量确定单元,该质量确定单元在每种情况下通过每个平面的质量值确定优选的平面。 这些质量值是通过对输出端口较早到达的数据包进行评估来确定的。

    Verfahren und Schaltungsanordnung zum Übertragen von Nachrichtenzellen innerhalb eines ATM-Netzes
    146.
    发明公开
    Verfahren und Schaltungsanordnung zum Übertragen von Nachrichtenzellen innerhalb eines ATM-Netzes 失效
    的方法和电路装置,用于在ATM网络内传输信息的细胞。

    公开(公告)号:EP0584398A1

    公开(公告)日:1994-03-02

    申请号:EP92114798.9

    申请日:1992-08-28

    IPC分类号: H04L12/56

    摘要: Die Nachrichtenzellen einer virtuellen Verbindung treten mit einer gegenüber der für Eingänge (E1, ..., EP) und Ausgänge (A1, ..., AP) des ATM-Netzes jeweils festgelegten Übertragungsbitrate höheren Übertragungsbitrate auf. Diese Nachrichtenzellen werden depaketiert. Dabei werden die in aufeinanderfolgenden Nachrichtenzellen enthaltenen Nachrichtensignale in Signalabschnitte unterteilt. Diese werden unter Anfügen einer sich fortlaufend verändernden Signalabschnitt-Folgenummer jeweils in den Informationsteil einer Nachrichtenzelle eingefügt. Die Nachrichtenzellen werden dann über unterschiedliche Übertragungswege innerhalb des ATM-Netzes übertragen und anschließend depaketiert. Nach Maßgabe der in diesen Nachrichtenzellen enthaltenen Signalabschnitt-Folgenummern werden aus den einzelnen Signalabschnitten wieder Nachrichtensignale in der ursprünglichen Länge gebildet, die für eine Weiterleitung in Nachrichtenzellen der betreffenden virtuellen Verbindung eingefügt werden.

    摘要翻译: 的虚拟连接的信息的细胞发生在ATM的传输比特速率的所有比对输入建立在每种情况下传输比特率更高(E1,...,EP)和输出(A1,...,AP) 网络。 这些细胞depacketised信息。 在此过程中,包含在连续的信息单元的信息信号被细分成信号段。 这些是在每种情况下插入信息单元的信息字段,其具有连接到它们连续变化的信号中的连续节号。 信息细胞然后反经由ATM网络内的不同的传输路径mitted然后depacketised。 从各个信号的部分,在原始长度信息信号然后形成为确定性由包含在信息合成的细胞的连续信号段的数字,其中信息信号被插入到用于转发的相关虚拟连接的信息细胞开采。

    Verfahren zur Bitfehlerreduktion in digitalen Kommunikationssystemen
    147.
    发明公开
    Verfahren zur Bitfehlerreduktion in digitalen Kommunikationssystemen 失效
    减少数字通信系统中误码的方法

    公开(公告)号:EP0535396A1

    公开(公告)日:1993-04-07

    申请号:EP92115202.1

    申请日:1992-09-04

    IPC分类号: H04Q11/04

    摘要: Bei der Durchschaltung von aus mehreren Informationsworten bestehenden Bitströmen in den Koppelfeldern digitaler Kommunikationssysteme treten Bitverfälschungen auf. Die Korrektur dieser Bitfehler bereitet in der Praxis Probleme. Bei gedoppelt ausgeführten, jeweils aktiv geschalteten Koppelfeldhälften wird nach der Durchschaltung nur das korrekt durchgeschaltete Informationswort zum Endteilnehmer weitergeleitet. Ob ein Informationswort korrekt durchgeschaltet wurde, wird nach der Durchschaltung mittels einer kombinierten Paritybitüberprüfung sowie einem bitweisen Vergleich mit dem parallel durchgeschalteten Informationswort festgestellt.

    摘要翻译: 当在数字通信系统的交换网络中通过由多个信息字组成的比特流进行切换时,会发生比特失真。 这些误码的纠正在实践中会导致问题。 通过加倍运行,每个有效切换耦合字段只将正确的直通信息字在切换后转发给最终用户。 切换通过组合奇偶校验位校验以及与并行连接信息字的按位比较后,确定信息字是否已正确切换。

    Cell transmission phase and rate converting circuit
    148.
    发明公开
    Cell transmission phase and rate converting circuit 失效
    Phasen- und RatenanpassungsschaltungfürZellenübertragung。

    公开(公告)号:EP0492440A1

    公开(公告)日:1992-07-01

    申请号:EP91121793.3

    申请日:1991-12-19

    申请人: NEC CORPORATION

    发明人: Suzuki, Toshio

    IPC分类号: H04L12/56 H04J3/07

    摘要: In a cell transmission phase and rate converting circuit for use in an ATM communication system, an internal write-in pulse generator (41) generates an internal write-in pulse sequence (IWP) having a predetermined write-in period on the basis of each cell phase pulse of an external write-in pulse sequence (EWP) although any cell phase pulse of the external write-in pulse sequence (EWP) is not supplied thereto. An internal read-out pulse generator (51) generates an internal read-out pulse sequence (IRP) having a predetermined read-out period on the basis of each cell phase pulse of an external read-out pulse sequence (ERP) although any cell phase pulse of the external read-out pulse sequence (ERP) is not supplied thereto. A main control unit (12a) controls an FIFO buffer (11) to write a write-in cell data (WCD) into the FIFO buffer (11) as held cell data in response to a write-in clock signal (WCK) and the internal write-in pulse sequence (IWP) and to read the held cell data out of the FIFO buffer (11) as read-out cell data (RCD) in response to a read-out clock signal (RCK) and the internal read-out pulse sequence (IRP).

    摘要翻译: 在ATM通信系统中使用的小区传输相位和速率转换电路中,内部写入脉冲发生器(41)基于每个内部写入脉冲序列产生具有预定写入周期的内部写入脉冲序列(IWP) 尽管外部写入脉冲序列(EWP)的任何单元相位脉冲都不会被提供给外部写入脉冲序列(EWP)的单元相位脉冲。 内部读出脉冲发生器(51)根据外部读出脉冲序列(ERP)的每个单元相位脉冲产生具有预定读出周期的内部读出脉冲序列(IRP),尽管任何单元 不向外部读出脉冲序列(ERP)提供相位脉冲。 主控制单元(12a)响应于写入时钟信号(WCK)控制FIFO缓冲器(11)将写入单元数据(WCD)写入FIFO缓冲器(11)作为保持的单元数据,并且 内部写入脉冲序列(IWP),并且响应于读出时钟信号(RCK)和内部读入时钟信号(RCK)将作为读出单元数据(RCD)的保持的单元数据从FIFO缓冲器(11)读出, 输出脉冲序列(IRP)。

    Verfahren und Schaltungsanordnung für das Weiterleiten von nach einem asynchronen Transfermodus übertragenen Zellen
    150.
    发明公开
    Verfahren und Schaltungsanordnung für das Weiterleiten von nach einem asynchronen Transfermodus übertragenen Zellen 失效
    用于在异步传输模式下传输的细胞的方法和电路装置

    公开(公告)号:EP0402741A3

    公开(公告)日:1991-11-06

    申请号:EP90110628.6

    申请日:1990-06-05

    IPC分类号: H04L12/56 H04L12/26 H04L29/14

    摘要: Für das Weiterleiten der Zellen durch eine Vermittlungseinrich­tung weisen diese jeweils einen Zellenkopf auf, in welchem für die Weiterleitung erforderliche Steuerinformationen sowie diesen beigefügte Sicherungsinformationen enthalten sind. Anhand der Sicherungsinformationen erfolgt in der betreffenden Vermittlungs­einrichtung eine Auswertung übertragener Zellen hinsichtlich des Auftretens von Bitfehlern in den Zellenköpfen. Das Weiter­leiten von hinsichtlich der Zellenköpfe als fehlerhaft erkannten Zellen wird verhindert. Im Zuge der Auswertung wird ein Auftre­ten einer eine festgelegte Anzahl von unmittelbar aufeinander­folgenden, als fehlerhaft erkannten Zellen umfassenden ersten Zellengruppe als Beginn eines Fehlerbündels gewertet. Bei Vor­liegen eines Fehlerbündels wird das Weiterleiten als fehlerhaft erkannter Zellen bis zum Auftreten einer eine festgelegte Anzahl von unmittelbar aufeinanderfolgenden, als fehlerfrei erkannten Zellen umfassenden zweiten Zellengruppe verhindert. Das Auftre­ten der betreffenden zweiten Zellengruppe wird als Ende des je­weiligen Fehlerbündels gewertet und die zuletzt übertragene der der betreffenden zweiten Zellengruppe zugehörigen Zellen weiter­geleitet.