摘要:
A transmission circuit transmits a normal cell data and an idle cell data via a communication line. The idle cell data is transmitted to fill time slots in the communication line at which there is no normal cell data to be transmitted, each of the normal cell data and idle cell data including first data (H), second data (HEC) and third data (F). The first (H), second (HEC) and third (F) data of the normal cell data respectively indicating a destination, an error correcting code of the first data and desired information. The first (H) and second (HEC) data of the idle cell data have predetermined bit patterns and the third data (F) of the idle cell data has an arbitrary bit pattern. The transmission circuit includes a first output circuit (31) for outputting the normal cell data, an error correcting code generator (32) for generating the second data based on the first data of the normal cell data supplied from the first output circuit, a second output circuit (33) for outputting the first (H) and second (HEC) data of the idle cell data, a scrambler (34) for scrambling the third data (F) of the normal cell data supplied from the first output circuit (31), and a selector (35) for selecting one of the first output circuit(31), the error correcting code generator (32), the second output circuit (33) and the scrambler (34) in accordance with a predetermined order, so that the normal cell data and the idle cell data are output from the selector (35).
摘要:
Die Erfindung bezieht sich auf ein Paketübertragungssystem mit mehreren Eingangsschaltungen (2) jeweils zur Vervielfachung einer auf einer Eingangsleitung (1) eingetroffenen Zelle, die jeweils zur Übertragung über unterschiedliche Koppelfelder (3, 4) vorgesehen sind, und zur Erzeugung einer der jeweiligen Zelle mitzuliefernden Zeitmarke und mit mehreren Ausgangsschaltungen (5) zur Auswahl einer zur Weiterleitung auf einer Ausgangsleitung (6) vorgesehenen Zelle aus einer Mehrzahl von die gleiche Zeitmarke aufweisenden, empfangenen Zellen. Eine Eingangsschaltung (2) ist zur weiteren Erzeugung einer die Eingangsschaltung (2) kennzeichnenden und der jeweiligen Zelle mitzuliefernden Eingangsnummer und die Ausgangsschaltung (5) anhand der Zeitmarke und der Eingangsnummer zur Herstellung der korrekten Reihenfolge von aufeinanderfolgenden Zellen vorgesehen.
摘要:
A switch (1) for the transfer of data packets comprises in the conventional way input ports (3) and output ports (5) and parallel switching planes, which are identical to each other. The switch (1) establishes connections between input ports (3) and output ports (5) through the parallel switching planes. In each output port (5) there is for each switching plane and each established connection a buffer (25) accommodating at least one data packet. In the output port there is in addition a logical selection device (29) for selecting data packets from the switch (1) and from the different planes in such a way that a data packet stream, which is as correct as possible, is obtained from the output port, and it selects in the first place data packets from a switching plane, which is the preferred plane at each instant. The selection device (29) comprises a quality determining unit, which at each occasion determines the preferred plane by means of quality values for each plane. These quality values are determined by means of an evaluation of data packets, which have arrived earlier to the output port.
摘要:
Die Nachrichtenzellen einer virtuellen Verbindung treten mit einer gegenüber der für Eingänge (E1, ..., EP) und Ausgänge (A1, ..., AP) des ATM-Netzes jeweils festgelegten Übertragungsbitrate höheren Übertragungsbitrate auf. Diese Nachrichtenzellen werden depaketiert. Dabei werden die in aufeinanderfolgenden Nachrichtenzellen enthaltenen Nachrichtensignale in Signalabschnitte unterteilt. Diese werden unter Anfügen einer sich fortlaufend verändernden Signalabschnitt-Folgenummer jeweils in den Informationsteil einer Nachrichtenzelle eingefügt. Die Nachrichtenzellen werden dann über unterschiedliche Übertragungswege innerhalb des ATM-Netzes übertragen und anschließend depaketiert. Nach Maßgabe der in diesen Nachrichtenzellen enthaltenen Signalabschnitt-Folgenummern werden aus den einzelnen Signalabschnitten wieder Nachrichtensignale in der ursprünglichen Länge gebildet, die für eine Weiterleitung in Nachrichtenzellen der betreffenden virtuellen Verbindung eingefügt werden.
摘要:
Bei der Durchschaltung von aus mehreren Informationsworten bestehenden Bitströmen in den Koppelfeldern digitaler Kommunikationssysteme treten Bitverfälschungen auf. Die Korrektur dieser Bitfehler bereitet in der Praxis Probleme. Bei gedoppelt ausgeführten, jeweils aktiv geschalteten Koppelfeldhälften wird nach der Durchschaltung nur das korrekt durchgeschaltete Informationswort zum Endteilnehmer weitergeleitet. Ob ein Informationswort korrekt durchgeschaltet wurde, wird nach der Durchschaltung mittels einer kombinierten Paritybitüberprüfung sowie einem bitweisen Vergleich mit dem parallel durchgeschalteten Informationswort festgestellt.
摘要:
In a cell transmission phase and rate converting circuit for use in an ATM communication system, an internal write-in pulse generator (41) generates an internal write-in pulse sequence (IWP) having a predetermined write-in period on the basis of each cell phase pulse of an external write-in pulse sequence (EWP) although any cell phase pulse of the external write-in pulse sequence (EWP) is not supplied thereto. An internal read-out pulse generator (51) generates an internal read-out pulse sequence (IRP) having a predetermined read-out period on the basis of each cell phase pulse of an external read-out pulse sequence (ERP) although any cell phase pulse of the external read-out pulse sequence (ERP) is not supplied thereto. A main control unit (12a) controls an FIFO buffer (11) to write a write-in cell data (WCD) into the FIFO buffer (11) as held cell data in response to a write-in clock signal (WCK) and the internal write-in pulse sequence (IWP) and to read the held cell data out of the FIFO buffer (11) as read-out cell data (RCD) in response to a read-out clock signal (RCK) and the internal read-out pulse sequence (IRP).
摘要:
A ATM communication system can satisfy various requests from a node system, a link system, and the like, by performing a self-format transform between a format to be transmitted and a format receiving an ATM switch, and using a cell processing function for performing polishing/shaping, counting of passed cells, counting of discarded cells, drop/insertion of OAM cell, and the like.
摘要:
Für das Weiterleiten der Zellen durch eine Vermittlungseinrichtung weisen diese jeweils einen Zellenkopf auf, in welchem für die Weiterleitung erforderliche Steuerinformationen sowie diesen beigefügte Sicherungsinformationen enthalten sind. Anhand der Sicherungsinformationen erfolgt in der betreffenden Vermittlungseinrichtung eine Auswertung übertragener Zellen hinsichtlich des Auftretens von Bitfehlern in den Zellenköpfen. Das Weiterleiten von hinsichtlich der Zellenköpfe als fehlerhaft erkannten Zellen wird verhindert. Im Zuge der Auswertung wird ein Auftreten einer eine festgelegte Anzahl von unmittelbar aufeinanderfolgenden, als fehlerhaft erkannten Zellen umfassenden ersten Zellengruppe als Beginn eines Fehlerbündels gewertet. Bei Vorliegen eines Fehlerbündels wird das Weiterleiten als fehlerhaft erkannter Zellen bis zum Auftreten einer eine festgelegte Anzahl von unmittelbar aufeinanderfolgenden, als fehlerfrei erkannten Zellen umfassenden zweiten Zellengruppe verhindert. Das Auftreten der betreffenden zweiten Zellengruppe wird als Ende des jeweiligen Fehlerbündels gewertet und die zuletzt übertragene der der betreffenden zweiten Zellengruppe zugehörigen Zellen weitergeleitet.