Schaltungsanordnung für den Empfang von über einen 2-Draht-Bus übertragenen digitalen Signalen
    11.
    发明公开
    Schaltungsanordnung für den Empfang von über einen 2-Draht-Bus übertragenen digitalen Signalen 失效
    用于经由两线总线的数字信号传输的数据的接收电路布置

    公开(公告)号:EP0735680A1

    公开(公告)日:1996-10-02

    申请号:EP95104826.3

    申请日:1995-03-31

    IPC分类号: H03K5/26

    摘要: Eine Schaltungsanordnung für den Empfang von über einen 2-Draht-Bus übertragenen digitalen Signalen enthält zwei Eingänge (14, 22) und einen Ausgang (18) sowie einen Flankendetektor (12, 20) an jedem Eingang (14, 22). Jeder Flankendetektor gibt abhängig von einer an seinem Ausgang auftretenden Signalflanke ein Ausgangssignal ab. Eine Verknüpfungsschaltung (16) schaltet jedes von einem Flankendetektor (12, 20) abgegebene Signal zum Ausgang (18) durch, und eine Zeitmeßschaltung (28, 30, 36, 38) mißt den zeitlichen Abstand der von den Flankendetektoren (12, 20) abgegebenen Signale. Der Flankendetektor (12, 20) gibt ein Fehlersignal ab, wenn der gemessene zeitliche Abstand größer als der maximale Flankenabstand zwischen zwei aufeinanderfolgenden digitalen Signalen am Bus ist. Das Auftreten eines Fehlersignals markiert das zuvor empfangene digitale Signal als ungültig.

    摘要翻译: 该电路装置具有两个输入端(14,22),并且在输出端(18)。 所以该电路具有在每个输入到边缘检测器(12,20)。 边缘探测器的信号边缘本在其输入端提供的依赖性输出信号。 所以该装置包括一个逻辑门(16),其切换从各边缘检测器(12,20)连接至输出(18)的信号。 因此,该电路包括:一个时间测量电路(28,30,36,38)。 这测量从边缘检测器(12,20)输出的信号之间的时间间隔。 误差信号的时间测量电路输出当测得的时间间隔大于最大更大。 在总线上连续的数字信号之间的边缘的距离。 误差信号的外观标识先前接收到的数字信号作为无效。