Verfahren zur Umwandlung von linear codierten digitalen Signalen in nicht linear codierte digitale Signale gemäss einer dem A-Gesetz oder dem My-Gesetz gehorchenden Mehrfachsegmentkennlinie
    12.
    发明公开
    Verfahren zur Umwandlung von linear codierten digitalen Signalen in nicht linear codierte digitale Signale gemäss einer dem A-Gesetz oder dem My-Gesetz gehorchenden Mehrfachsegmentkennlinie 失效
    一种用于转换线性编码的数字信号转换成非线性编码的数字信号按照A律或法律的MY-服从多段特性曲线的过程。

    公开(公告)号:EP0029490A1

    公开(公告)日:1981-06-03

    申请号:EP80105579.9

    申请日:1980-09-17

    IPC分类号: H03K13/24 H03K13/01 H04L3/00

    CPC分类号: H03M7/50 H03G7/007

    摘要: Bei einer Analog-Digital-Wandlung wird entsprechend einer logarithmischen Kompandierungskennlinie, die entweder dem sogenannten A-Gesetz oder dem sogenannten µ-Gesetz gehorcht, eine nichtlineare Codedarstellung erreicht, so daß das Verhältnis von Nutzamplitude zu durch die Quantisierung des Analog-Signals bedingter Störamplitude über den gesamten Amplitudenbereich konstant ist. Es kann hierbei so vorgegangen werden, daß die Digital-Signale zunächst durch einen linearen Code dargestellt werden und dann mit Hilfe eines einzigen Speichers, in dem die Zuordnung der Werte des linearen Codes zu Werten eines nichtlinearen Codes gespeichert sind, eine Umwandlung von linearere Codedarstellung in nichtlineare Codedarstellung vorgenommen wird. Je nachdem, welche der Kennlinien zugrund gelegt wird, ist hierzu bei Verwendung eines einzigen Speichers Speicherplatz für 64 kBit bzw. 128 kBit erforderlich. Aufgabe der vorliegenden Erfindung ist es daher, ein Umwandlungsverfahren anzugeben, das mit geringerem Speicherplatzaufwand auskommt. Erfindungsgemäß wird dies mit Hilfe von zwei Speichern (K1, K2) erreicht, von denen der erste (K1) nur mit einem höherwertigen Teil (2 12 bis 2 5 ) der linear codierten Signal (SDL) angesteuert wird und aufgrund dieser Ansteuerung die höherwertigen Bits (2 6 bis 2') des entsprechenden nichtlinear codierten Signalwertes (SDK) zur Angabe des gewünschten Segmentes der Kennlinie sowie eine höherwertige Teiladresse für den zweiten Speicher (K2) liefert. Dem niedrigerwertigen Teil der Ansteueradressen des zweiten Speichers (K2) sind die verbleibenden Bits (2 4 bis 2') der linear codierten Signalwerte (SDL) zugeordnet. Derzweite Speicher (K2) liefert aufgrund seiner Ansteuerung die Stufenwerte 2° bis 2', die die entsprechenden Stufen des jeweiligen Segments der Kompandierungskennlinie kennzeichnen. Das höchstwertige Bit (V) der linear codierten Signale (SDL) stellt zugleich das höchstwertige Bit der nichtlinear codierten Signale (SDK) dar. Das niedrigstwertige Bit 2° der linearcodierten Signale (SDL) wird hierbei vernachlässigt.

    摘要翻译: 在一个模拟 - 数字转换,是根据该服从或者所谓A律或所谓的μ律达到非线性码表示,对数扩,使得由所述模拟信号中的噪声幅度的量化过的相关有效振幅的比 是恒定的整个幅度范围。 它可以是在这种情况下的程序是这样的数字信号最初由线性码表示,并且然后使用一个存储器,其中所述线性码的值的分配被存储到的非线性码数值,更线性码表示在转换的辅助 非线性码表示制成。 根据该特性曲线的放置破坏,这是使用单个的存储器空间为64千位时,需要bzw- 128千比特。 因此,本发明的目的是提供一种具有更小的存储空间需求管理的转换处理。 这是根据与两个存储器(K1,K2),其中第一(K1)与显著部分(2¹²至2 <5>)的线性编码信号(SDL)的,并且由于仅驱动该控制,高阶的帮助来实现本发明 用于确定特征和高阶局部地址用于第二存储的所期望的段相应的非线性编码信号值(SDK)的比特(2 <6> 2 <4>)(K2)开。 所述第二存储器的地址驱动器(K2)的少部分显著,剩余的位(2 <4>到2 1)线性编码信号值的(SDL)被分配。 第二存储器(K2)提供的2°至2³刻度值,该表征扩的相应段的相应阶段,由于其活化。 线性编码信号(SDL)的最显著位(V)是在非线性编码信号(SDK)的最显著位。的线性编码信号(SDL)的2°的至少显著位被这里忽略了同一时间。

    Verfahren und Anordnung zur Übertragung einer Binärfolge
    13.
    发明公开
    Verfahren und Anordnung zur Übertragung einer Binärfolge 失效
    方法和装置,用于发送一个二进制序列。

    公开(公告)号:EP0019821A2

    公开(公告)日:1980-12-10

    申请号:EP80102746.7

    申请日:1980-05-17

    IPC分类号: H03K13/24 H04L3/00

    CPC分类号: H04L25/4904

    摘要: Ein bekanntes Verfahren zur Übertragung einer Binärfolge, die sogenannte Delay Modulation (DM, auch Miller-Code genannt), wird so abgewandelt, dass der Code eine leicht auswertbare Information über die Phasenzuordnung der Pegelübergänge zu den Binärwerten enthält. Dieses wird erreicht, indem die Pegelübergänge, die am Ende des Bit-Intervalls liegen, zum Teil derart unterdrückt oder fortgelassen werden, dass ein ganz bestimmte Kriterien erfüllendes Signal entsteht. Dieses Signal (IDM) lässt sich leicht bezüglich der Phasenzuordnung identifizieren. Die Störsicherheit einer Phasenidentifikationsschaltung für dieses Signal kann durch einfache Mittel beliebig erhöht werden.

    摘要翻译: 对于二进制序列的传输的公知的方法,即所谓的延时调制(DM,也称为米勒码)被修改,使得码包含关于电平转换到二进制值的相位关系的分析的容易信息。 这是由电平转换,其位于在比特间隔的结束,可以抑制或部分省略,使得一个非常具体的标准出现满足信号来实现的。 此信号(IDM)可以很容易地相对于所述相位指定被识别。 此信号的相位的识别电路的噪声抑制能力,可以任意通过简单的方式来增加。

    Procédé de transmission série d'informations binaires et dispositifs pour sa mise en oeuvre
    15.
    发明公开
    Procédé de transmission série d'informations binaires et dispositifs pour sa mise en oeuvre 失效
    一种用于串行地发送形二进制信息和装置用于执行该方法的方法。

    公开(公告)号:EP0013990A1

    公开(公告)日:1980-08-06

    申请号:EP80100370.8

    申请日:1980-01-24

    发明人: Tache, Jean-Paul

    摘要: Chaque information binaire est transmise sous forme d'un signal élémentaire occupant un intervalle de temps constant dit moment binaire.
    Une information binaire 1 est traduite alternativement par une impulsion ou une absence d'impulsion occupant tout le moment binaire correspondant; une information binaire 0 est normalement traduite par une impulsion occupant une moitié du moment binaire correspondant sauf dans le cas où elle est la première ou la dernière d'une séquence de n+1 informations binaires successives 0, la première étant traduite selon la règle précédente comme une information binaire 0, sauf si les informations binaires 1 apparues depuis la précédente séquence de n+1 informations binaires successives 0 sont en nombre pair cas où elle est traduite comme une information binaire 1 en respectant la règle de l'alternance, la dernière étant traduite selon la règle précédente comme une information binaire 1 en violant la règle de l'alternance.
    L'invention s'applique avantageusement aux liaisons à fibres optiques réunissant des jonctions codées en HDB 3 .

    Anordnung zur Erzeugung 2n-stufiger digitaler Signale aus n binären Signalen
    16.
    发明公开
    Anordnung zur Erzeugung 2n-stufiger digitaler Signale aus n binären Signalen 失效
    Anordnung zur Erzeugung 2n-stufiger digitaler Signale aus nbinärenSignalen。

    公开(公告)号:EP0005808A1

    公开(公告)日:1979-12-12

    申请号:EP79101610.8

    申请日:1979-05-25

    IPC分类号: H04L3/00 H03K13/25

    摘要: Die Erfindung bezieht sich auf eine Anordnung zur Erzeugung 2'-stufiger digitaler Signale aus n-binären Signalen die jeweils dem Eingang von Emitterfolgern zugeführt werden, die mit einem ersten Multiemittertransistor verbunden sind, während die inversen binären Signale jeweils dem Eingang weiterer Emitterfolger zugeführt werden, die mit einem zweiten Multi-Emitter-Transistor verbunden sind. Die Basisanschlüsse beider Multi-Emitter-Transistoren sind miteinander und über einen Widerstand mit Bezugspotential verbunden, während die Kollektoranschlüsse mit Lastwiderständen verbunden sind und gleichzeitig die Ausgangsanschlüsse darstellen und die Emitteranschlüsse der Multiemittertransistoren über Stromquellen mit Betriebsspannung und außerdem mit den vorgeschalteten Emitterfolgern verbunden sind. Die erfindungsgemäße Anordnung ist insbesondere als Binär-Mehrstufenwandler für den Einsatz in PCM-Systemen sehr hoher Bitrate geeignet (Fig. 1).

    摘要翻译: 1.一种用于产生由n个二进制信号组成的2个n阶数字信号的装置,其中n≥2,并且根据它们的位置的重要性通过加权来求和,包括晶体管放大器a 其特征在于,设有第一和第二多发射极晶体管(T1,T2; T11,T12),每个具有n个发射极电极(11 ... n1,12 ... n2),基极 多发射极晶体管经由公共电阻器(R1; R11)相互连接在一起并连接到参考点(0),两个多发射极晶体管的集电极经由各自的另外的电阻器(R2, R3,R12,R13)到参考点电位(0),并且第一多发射极晶体管(T1,T11)的集电极连接到输出端子(A),两个发射极 多发射极晶体管分别连接到操作 通过相应的电流源以及连接到信号的n个发射极跟随器(T3,T5,T4,T6,T13,T15,T14,T16)中的相应一个的输出端子的输出端子(-UB) 输入,使得第一多发射极晶体管(T1,T11)的第一发射极(11)与发射具有乘以1的值的电流的电流源连接到发射极 的第一输入信号(E1)馈送到的发射极跟随器(T3,T13)和第二多发射极晶体管(T2; T12)连接到发射具有乘以1的值的电流的电流源以及馈送有第一反向输入信号(E1)的射极跟随器(T4; T14)的发射极,以及 两个多发射极晶体管的第一和第n个之间的另外的发射极相应地连接到所分配的发射极跟随器和电流源,并且电流源发射具有根据2的功率分级的多值的电流 ,第一多发射极晶体管(T1; T11)的第n个发射极电极(n1)都连接到发射电流乘以2 ** n-1的电流源和发射极的发射极 与第n个输入信号(En)馈送到的跟随器(T5; T15)和第二多发射极晶体管(T2; T12)的第n个发射极端子(n2)都连接到发射 电流乘以2 ** n-1,并发射到发射极的发射极 r跟随器(T6,T16),其输入第n个反向输入信号(En)。