Method for phase locked sampling during measurement of a periodic quantity and device for carrying out the method
    2.
    发明公开
    Method for phase locked sampling during measurement of a periodic quantity and device for carrying out the method 失效
    在定期测量期间进行相位锁定采样的方法和实现方法的装置

    公开(公告)号:EP0164710A3

    公开(公告)日:1988-04-20

    申请号:EP85107100

    申请日:1985-06-08

    申请人: ASEA AB

    IPC分类号: G01R19/00 H03L07/00

    CPC分类号: G01R19/25 G01R23/15

    摘要: A method for phase locked sampling during measurement of a periodic quantity u(t). n+1 consecutive samples are designated g(I),...., g(I-n) and may comprise one whole or one half period of the periodic quantity u(t). The method comprises adapting the sampling frequency and the sample position in relation to the periodic quantity u(t) to be measured such that phase locking is obtained by controlling the time between the samples. Whether the sampling frequency shall be increased, remain unchanged, or be decreased, depends on a number of decisions depending on the values of g(I) and g(I) - g(I-n). The invention also relates to a device for carrying out the method.

    Method for obtaining a backup function for a digital distance relay and relay to carry out the method
    6.
    发明公开
    Method for obtaining a backup function for a digital distance relay and relay to carry out the method 失效
    Methode zum Bewirken einer储存空间fen ein digitales Distanzrelais und Relais,das die Methodeausführt。

    公开(公告)号:EP0203472A1

    公开(公告)日:1986-12-03

    申请号:EP86106641.3

    申请日:1986-05-15

    申请人: ASEA AB

    IPC分类号: H02H3/05 H02H3/38

    CPC分类号: H02H3/40 H02H3/05

    摘要: The invention relates to a method and a relay for carrying out this method for obtaining a backup function for a digital distance relay in the case of faults in the signal processing of said distance relay comprising a central control unit (5), a databus (4), measurement signal units (1, 2, 3) for generating measurement signals from the different measuring zones (Z1, Z2, Z3) of the distance relay in a power supply system. The method comprises testing the distance relay continuously, in case of a faultless network, with respect to the digital signal processing by means of a central control unit (5). In case of a characteristic fault on the network, the distance relay is switched over from testing to protective function involving measurement by means of measurement signal units (1, 2, 3) included in the distance relay. In case of a fault on the network coinciding with a fault in the digital signal processing, faults signals (F1, F2, F3) from the measurement signal units via time lag circuits (6,7,8) and logical elements (9, 10) bring about tripping of the line section inflicted by the fault. When a fault is detected in the digital signal processing, an alarm function (ALARM) is triggered.

    摘要翻译: 本发明涉及一种方法和继电器,用于在所述距离继电器的信号处理中的故障情况下执行该方法以获得数字距离继电器的备用功能,该中继控制单元(5),数据总线 (4),用于在电源系统中产生距离继电器的不同测量区域(Z1,Z2,Z3)的测量信号的测量信号单元(1,2,3)。 该方法包括在无故障网络的情况下,通过中央控制单元(5)相对于数字信号处理来连续测试距离继电器。 在网络出现特征故障的情况下,距离继电器通过距离继电器中包含的测量信号单元(1,2,3)从测试切换到涉及测量的保护功能。 在与数字信号处理中的故障相符的网络故障的情况下,经由时滞电路(6,7,8)和逻辑元件(9,10)的来自测量信号单元的故障信号(F1,F2,F3) )导致故障引起的线路段跳闸。 当在数字信号处理中检测到故障时,触发报警功能(ALARM)。

    Method for phase locked sampling during measurement of a periodic quantity and device for carrying out the method
    7.
    发明公开
    Method for phase locked sampling during measurement of a periodic quantity and device for carrying out the method 失效
    锁相环周期大小的测量期间采样,以及装置用于执行该方法。

    公开(公告)号:EP0164710A2

    公开(公告)日:1985-12-18

    申请号:EP85107100.1

    申请日:1985-06-08

    申请人: ASEA AB

    IPC分类号: G01R19/00 H03L7/00

    CPC分类号: G01R19/25 G01R23/15

    摘要: A method for phase locked sampling during measurement of a periodic quantity u(t). n+1 consecutive samples are designated g(I),...., g(I-n) and may comprise one whole or one half period of the periodic quantity u(t). The method comprises adapting the sampling frequency and the sample position in relation to the periodic quantity u(t) to be measured such that phase locking is obtained by controlling the time between the samples. Whether the sampling frequency shall be increased, remain unchanged, or be decreased, depends on a number of decisions depending on the values of g(I) and g(I) - g(I-n). The invention also relates to a device for carrying out the method.

    Digitales Impedanzrelais
    9.
    发明公开
    Digitales Impedanzrelais 失效
    数码Impedanzrelais。

    公开(公告)号:EP0150814A2

    公开(公告)日:1985-08-07

    申请号:EP85100711.2

    申请日:1985-01-24

    申请人: ASEA AB

    发明人: Brandt, Nils

    IPC分类号: H02H3/40

    CPC分类号: H02H3/40

    摘要: Digitales Impedanzreiais, dem Netzspannungen (U TR . U RS , U ST ) und Phasenströme (I R , Is, I T ) zugeführt werden mit Analog-Digitalwandlern (10,11), Gliedern (12, 13, 19, 20) zum digitalen Filtern, Gliedern (14, 15, 21, 22) zur digitalen Gleichrichtung, Spitzenwertbildern (16, 24), einem Summierungsglied (17), ODER-Gliedern (23, 26), Multiplikatoren (18) und Nulldetektoren (25) zur Bildung eines Spannungskreises und eines Stromkreises, wobei der Stromkreis eine digitale lmpulsfolge erzeugt, die dem Augenblickswert der Phasenströme entspricht. Gemäss der Erfindung enthält der Spannungskreis einen ersten Kreis (10, 19, 20, 21, 22, 23, 24) zur Erzeugung eines digitalen Mittelwerts, der dem Mittelwert der Netzspannung entspricht, wobei der Mittelwert aus einer Anzahl aufeinanderfolgender, gemessener Spitzenwerte gebildet wird und die Mittelwertbildung für jeden neuen gemessenen Spitzenwert aufdatiert wird. Der Spannungskreis enthält einen zweiten Kreis (10, 19 - 22) zur Erzeugung einer digitalen Impulsfolge, die dem Augenblickswert der Netzspannung entspricht, sowie Summierungsglieder zur Summierung der abgegebenen digitalen Werte der beiden Kreise. Das Impedanzrelais arbeitet im wesentlichen wie bekannte in Analogtechnik aufgebaute Relais, ist jedoch in Aufbau und Arbeitsweise vollständig digitalisiert.

    摘要翻译: 数字阻抗继电器,网络电压(UTR,URS,UST)和相电流(IR,IS,IT)与模拟到数字转换器(10,11),部件(12,13,19,20),用于(部件14进行数字滤波供给 ,15,21,22),用于数字整流峰值图像(16,24),(一加法17),或门(23,26),乘法器(18)和零检测器(25),用于形成电压电路和电路, 其中,所述电路产生对应于所述相电流的瞬时值的数字脉冲串。 根据本发明,所述电压电路包括(10,19,20,21,22,23,24),用于产生对应于电源电压的平均值的数字平均值,形成多个连续测得的峰值的值的平均值的第一电路和 平均为每个新测得的峰值的值进行更新。 电压电路包括用于产生对应于电源电压的瞬时值,以及用于两个数字电路的输出值求和求和器的数字脉冲序列的第二电路(10,19-22)。 阻抗继电器动作,基本上如模拟技术,内置继电器已知的,但是,在结构和操作完全数字化。

    Anordnung zur Erfassung einer oder mehrerer fehlerhafter Phasen in einem elektrischen Mehrphasensystem
    10.
    发明公开
    Anordnung zur Erfassung einer oder mehrerer fehlerhafter Phasen in einem elektrischen Mehrphasensystem 失效
    安排用于在多相电气系统的检测的一个或多个故障相。

    公开(公告)号:EP0053760A1

    公开(公告)日:1982-06-16

    申请号:EP81109915.9

    申请日:1981-11-26

    申请人: ASEA AB

    IPC分类号: H02H3/50 H02H3/34

    CPC分类号: H02H7/265 H02H3/34

    摘要: Die Erfindung betrifft eine Anordnung zur Erfassung einer oder mehrerer fehlerhafter Phasen in einem elektrischen Mehrphasensystem. Die Anordnung enthält für jede Phase ein Meßgerät (1 a, 1 b, 1 c) zur Messung des Phasenstromes, ein Bandsperrfilter (3 a, 3 b 3 c) zur Unterdrückung der grundfrequenten Komponente des Meßsignals, Verstärker (4 a, 4 b, 4 x), Gleichrichter (5 a, 5 b, 5 c) und Spitzenwertgeber (6 a, 6 b, 6 c). Außerdem werden die einzelnen Phasensignale in einem Funktionselement (8) zusammengeführt, das ein Referenzsignal an phasenweise angeordnete Vergleichs- und Niveauglieder gibt, in denen das Referenzsignal mit den von den Spitzenwertgebern gelieferten Signalen für jede Phase verglichen wird.

    摘要翻译: 本发明涉及一种用于在多相电气系统的检测的一个或多个故障相的布置。 各相的装置包括:用于测量相电流,一个带阻滤波器的测量装置(1,图1b,图1c)(图3a,b 3分配c)中,用于抑制所述测量信号放大器(基频分量4 A,4 B, 4×),整流器(5,图5b,图5c)和峰值发射器(6,图6b,图6c)。 此外,各相的信号被合并成输出参考信号在相位比较排列和电平方面,其中参考信号与由每个相位的峰值信号供体所提供的数据进行比较,一个功能元件(8)。