摘要:
Le récepteur GPS (1) basse puissance comprend une antenne (2), un étage de réception et de mise en forme (3) de signaux radiofréquences fournis par l'antenne, un étage de corrélation à 12 canaux (7) recevant des signaux intermédiaires (IF) mis en forme par l'étage de réception (3), un microprocesseur (12) relié à l'étage de corrélation pour le calcul des données de position en X, Y et Z, de vitesse et temporelles en fonction de données fournies par les signaux GPS émis par les satellites. Chaque canal (7') comprend un corrélateur (8) associé à un contrôleur (9), qui comprend un algorithme de traitement de signaux numériques pour permettre lors de la mise en fonction du canal (7') d'opérer de manière autonome toutes les tâches de synchronisation pour rechercher un satellite et pour se verrouiller sur ce dernier. Des registres tampons (11) sont placés en interface entre l'étage de corrélation (7) et le microprocesseur (12) pour le transfert réciproque de données. Le récepteur GPS basse puissance peut être monté dans le boîtier d'une montre et alimenté par l'accumulateur d'énergie ou la pile de ladite montre.
摘要:
L'oscillateur à commande numérique multiphase (8) est monté notamment dans un récepteur de signaux radiofréquences qui comprend en outre des moyens de réception et de mise en forme (3) des signaux radiofréquences, un étage de corrélation (4) et un générateur de signaux d'horloge. L'oscillateur reçoit à l'entrée un signal d'horloge à une première fréquence (CLK) qui cadence les opérations de l'oscillateur, ainsi qu'un mot binaire à plusieurs bits (Nb) pour fournir au moins un signal de sortie (Mb) à fréquence déterminée sur la base dudit mot binaire et du signal d'horloge. L'oscillateur comprend un premier étage d'accumulation (12) pour un premier nombre de bits de poids fort (Ob) du mot binaire et un second étage d'accumulation (11) pour un second nombre de bits de poids faible (Pb) dudit mot binaire. Le premier étage d'accumulation est cadencé à la première fréquence d'horloge (CLK) pour fournir le signal de sortie (Mb) à fréquence déterminée, tandis que le second étage est cadencé à une seconde fréquence d'horloge (CLK/N) N fois inférieure à la première fréquence d'horloge. Des bits ou signaux binaires de sortie du second étage sont multipliés par N pour être introduits à l'entrée du premier étage tous les N cycles du signal d'horloge à la première fréquence (CLK).
摘要:
Le récepteur (1) de signaux radiofréquences comprend des moyens de réception (3) et de mise en forme desdits signaux radiofréquences en signaux intermédiaires (IF), un étage de corrélation (7) qui comprend plusieurs canaux de corrélation (7') pour recevoir les signaux intermédiaires (IF), des moyens à microprocesseur (12) en relation avec ledit étage de corrélation pour le transfert de signaux de commandes et/ou de données. Le récepteur comprend également des moyens de sélection des canaux, tels qu'un décodeur de priorité (13), reliés à tous les canaux (7') de l'étage de corrélation (7) et aux moyens à microprocesseur (12). Ces moyens de sélection permettent de placer en premier plan dans un canal virtuel, selon un ordre de priorité défini pour tous les canaux, le canal disposant de la plus haute priorité parmi le ou les canaux en fonction ayant émis chacun un signal d'interruption pour un transfert de données du canal sélectionné avec les moyens à microprocesseur (12).
摘要:
Le circuit de corrélation et de démodulation (6) notamment pour un récepteur (1) de signaux radiofréquences à code pseudo-aléatoire comprend un étage de corrélation (7) relié à des moyens de commande (12) notamment pour configurer ledit étage de corrélation en mode de fonctionnement normal ou en mode de test. En fonctionnement normal ledit étage reçoit des signaux intermédiaires (IF) correspondant aux signaux radiofréquences mis en forme dans des moyens de réception (3) des signaux modulés du récepteur. Lesdits signaux intermédiaires sont corrélés dans une boucle d'asservissement d'un corrélateur (8) dudit étage de corrélation (7) avec une réplique du premier code fournie par un générateur de code (25). Le générateur de code (25) est adapté par l'intermédiaire des moyens de commande (12) pour générer une réplique d'un code pseudo-aléatoire de longueur de répétition inférieure au code pseudo-aléatoire des signaux radiofréquences. Des signaux intermédiaires de test (IF test ) à code pseudo-aléatoire réduit sont fournis à l'étage de corrélation de manière à opérer un test représentatif de fonctionnement en boucle fermée de l'étage de corrélation plus rapidement qu'avec des signaux intermédiaires traditionnels.