DATA COMMUNICATION SYSTEM
    1.
    发明公开
    DATA COMMUNICATION SYSTEM 失效
    数据通信系统

    公开(公告)号:EP0072857A1

    公开(公告)日:1983-03-02

    申请号:EP82901067.0

    申请日:1982-02-19

    摘要: Des donnees sont transmises ou recues par une unite de traitement maitresse (12) par l'intermediaire d'un canal de donnees (16) qui est couple a une unite de traitement asservie (non illustree). Toutes les communications de donnees se produisent d'apres une base serielle bit par bit, la communication de chaque bit d'information etant initiee par une impulsion d'horloge emise a partir d'un generateur d'impulsions d'horloge (28) sous le controle de la commande maitresse (34). Des bits d'information sont transmis par l'unite maitresse (12) seulement en association avec ces impulsions d'horloge, et des bits d'information sont recues par l'unite de traitement asservie seulement lors de la reception des impulsions d'horloge transmises par l'intermediaire du canal de donnees (16). La transmission par l'unite asservie et la reception par l'unite maitresse (12) par l'intermediaire du canal de donnee (16) sont commandees de la meme maniere par les impulsions d'horloge. Des impulsions de donnees courtes signifient des zeros binaires, et des impulsions de donnees plus longues signifient des uns binaires.

    摘要翻译: 数据由主处理单元(12)通过耦合到从处理单元(未示出)的数据通道(16)发送或接收。 所有的数据通信以逐位串行的方式发生,每个信息位的通信由时钟脉冲发生器(28)发出的时钟脉冲启动。 控制情妇(34)的控制。 信息位仅由主单元(12)与这些时钟脉冲相关联地发送,并且信息位仅在接收到时钟脉冲时才由从处理单元接收。 通过数据通道(16)传输。 从属单元的传输和主单元(12)经由数据通道(16)的接收以相同的方式由时钟脉冲控制。 短数据脉冲意味着二进制零,较长数据脉冲意味着二进制零。

    DATA COMMUNICATION SYSTEM
    2.
    发明授权
    DATA COMMUNICATION SYSTEM 失效
    数据通信系统

    公开(公告)号:EP0072857B1

    公开(公告)日:1989-05-10

    申请号:EP82901067.7

    申请日:1982-02-19

    IPC分类号: H04L5/16 G01R21/00 H02J13/00

    摘要: Data is transmitted or received by a master processing unit (12) through a data channel (16) which is coupled to a slave processing unit (not shown). All data interchanges occur on a bit by bit serial basis, with the interchange of each bit of information being initiated by a clock pulse emitted from a clock pulse generator (28) under the control of the master control (34). Information bits are transmitted by the master unit (12) only in conjunction with such clock pulses, and information bits are received by the slave processing unit only upon receipt of clock pulses transmitted through the data channel (16). Transmission by the slave unit and reception by the master unit (12) through data channel (16) are similarly controlled by the clock pulses. Short data pulses signify binary zeros, and longer data pulses signify binary ones.