Verfahren und Anordnung zur Jitterreduzierung bei der blockweisen Umcodierung digitaler Signale
    3.
    发明公开
    Verfahren und Anordnung zur Jitterreduzierung bei der blockweisen Umcodierung digitaler Signale 失效
    Verfahren und Anordnung zur Jitterreduzierung bei der blockweisen Umcodierung digitaler Signale。

    公开(公告)号:EP0028405A2

    公开(公告)日:1981-05-13

    申请号:EP80106680.4

    申请日:1980-10-30

    IPC分类号: H04L25/49

    CPC分类号: H04L25/4925

    摘要: Bei der blockweisen Umcodierung digitaler Signale werden diese mittels einer Serien-Parallel-Wandlung in Signalblöcke umgewandelt, diese umcodiert und die umcodierten Signalblöcke nach einer Parallel-Serien-Wandlung seriell an eine angeschlossene Übertragungsstrecke abgegeben. Durch starke Phasenschwankungen (Jitter) können bei der blockweisen Umcodierung Fehler auftreten, die in den angeschlossenen Systemen weder erkennbar noch behebbar sind. Durch Einfügung eines Zwischenspeichers, der mit einem aus dem ankommenden Taktsignal abgeleiteten jitterfreien Taktsignal getaktet wird, ist eine wesentliche Verringerung des Jitters möglich. Die Jitterreduzierung ist insbesondere bei PCM-Systemen hoher Bitrate einsetzbar (Fig. 2).

    摘要翻译: 1.一种用于在数字信号的块式代码转换期间减少抖动的方法,其中要被码转换的信号通过串并联转换被转换成信号块,信号块被代码转换,并且 代码转换的信号块在并行转换之后输出,其中提供存储器,其中串并联转换由要被码转换的信号的第一字时钟脉冲信号控制,并行串行转换由 从第一个得到的第二字时钟脉冲信号,其特征在于,在串并联和并联串行转换之间,除了代码转换之外,信号块的中间存储器用字时钟 在中间存储器在代码转换之前发生的情况下对应于第二导出字时钟脉冲信号(TW2,T2,T4)的情况下,以及在事件 中间存储器在代码转换之后发生对应于要被码转换的信号(S1)的字时钟脉冲信号(TW1,T1,T3),并且导出的字时钟脉冲信号(TW2,T2,T4 )通过包含相位鉴别器(PD1,PD2,PD3)和发生器(G1,G2,G3)的高Q因子锁相环产生。