-
公开(公告)号:JPWO2013024789A1
公开(公告)日:2015-03-05
申请号:JP2013528996
申请日:2012-08-09
IPC分类号: H04R3/00
摘要: 本発明の一実施形態として、0を表わす値を含む3値信号を入力し、2つの駆動素子を駆動する2つの2値信号を、前記2つの2値信号の表す値の差が前記入力される3値信号の表す値に対応して、出力する駆動回路であって、前記入力される3値信号の値が0を表わす場合、前記出力される2つの2値信号の組み合わせは前記入力される3値信号の入力の履歴に応じて決定されることを特徴とする駆動回路を提供する。駆動回路は、入力される3値信号の入力の履歴に応じて反転するフラグ値を記憶するメモリを備え、前記フラグに応じて、前記出力される2つの2値信号の組み合わせを決定してもよい。
摘要翻译: 作为本发明的一个实施例接收包括表示值0的三元信号,这两个二进制信号驱动所述两个驱动元件,由两个二进制信号所表示的值之间的差是输入 对应于由提供一个驱动电路,用于输出两个二进制信号的情况下,其是三元信号的输出值的组合的信号所代表的值3值是输入表示0是输入 以提供根据所述三元的输入历史信号通知该被确定的驱动电路。 驱动电路包括用于存储响应反转为响应输入到所述标志三元信号的历史的输入的标志值的存储器,是一个输出的两个二进制信号的组合来确定 不错。
-
公开(公告)号:JP2015029313A
公开(公告)日:2015-02-12
申请号:JP2014185599
申请日:2014-09-11
发明人: YASUDA AKIRA , OKAMURA JUNICHI
CPC分类号: H04R3/14 , G06F17/3074 , H04R3/12 , H04R2420/00 , H04R2420/03 , H04R2420/05 , H04R2430/01 , H04R2430/03 , H04R2499/13
摘要: 【課題】スピーカを駆動する際に放射されるEMIの強度を減らす。【解決手段】開口部が形成された筐体を含むスピーカーボックスであり、前記開口部にk個のデジタル入力端子を有するデジタルスピーカが配置され、前記筐体の内部に前記デジタルスピーカを駆動するデジタル変調回路が配置され、前記デジタル変調回路は、入力されるデジタル音声信号を変調し、mビットのデジタル信号を出力するフィルターと、それぞれが前記mビットのデジタル信号の一部が入力され前記k個のデジタル入力端子に信号を出力するk個の駆動回路と、を有するスピーカーボックスを提供する。【選択図】図20
摘要翻译: 要解决的问题:降低驱动扬声器时EMI辐射的强度。解决方案:包括具有开口的外壳的扬声器盒包括:设置在开口上的数字扬声器,每个具有k个数字输入端子; 以及设置在外壳内并驱动数字扬声器的数字调制电路。 数字调制电路各自具有用于调制输入的数字音频信号并输出m位数字信号的滤波器,以及每个接收一部分m位数字信号并输出到k个数字输入端的信号的k个驱动电路。
-
公开(公告)号:JPWO2011070810A1
公开(公告)日:2013-04-22
申请号:JP2011510759
申请日:2010-05-31
CPC分类号: H03M1/066 , H03M1/74 , H03M3/502 , H04R3/00 , H04R2420/03
摘要: デジタル選択信号を取得する取得部と、0値の出力を命令されることが可能な複数の単位セルそれぞれに選択信号を出力する出力部とを有し、前記選択信号は前記単位セルに前記選択信号に対応する値の出力を命令し、前記複数の単位セルに出力される選択信号が命令する出力の値の合計は前記デジタル選択信号に対応して決まる値であり、前記デジタル選択信号に対応する出力が0値であれば、0でないN値の出力を命令する選択信号が出力される単位セルが存在することを特徴とする選択装置を提供する。
-
公开(公告)号:JPWO2011074341A1
公开(公告)日:2013-04-25
申请号:JP2011510758
申请日:2010-11-02
CPC分类号: H04R3/14 , G06F17/3074 , H04R3/12 , H04R2420/00 , H04R2420/03 , H04R2420/05 , H04R2430/01 , H04R2430/03 , H04R2499/13
摘要: デジタルフィルタと、再生音域の異なるデジタルスピーカで構成される複数のスピーカのいずれかへデジタル信号を出力する複数のデジタル変調器とを有する音響システムであって、前記デジタルフィルタは、入力されるデジタル音声信号を、複数の周波数帯域のデジタル音声信号に変換し、前記複数の周波数帯域のデジタル音声信号それぞれを、前記複数のデジタル変調器のいずれかに出力し、前記複数のデジタル変調器のそれぞれは、入力されるデジタル音声信号にノイズシェーピングを行なった後にミスマッチシェーピングを行ったデジタル信号を、デジタルスピーカに出力し、前記デジタル変調器それぞれが出力するデジタル信号のビット数は互いに異なることを特徴とする音響システムを提供する。
-
公开(公告)号:JPWO2013062038A1
公开(公告)日:2015-04-02
申请号:JP2013540824
申请日:2012-10-25
IPC分类号: H04R3/00
CPC分类号: H03F3/2175 , G06F17/3074 , H03F2200/331 , H04H20/88 , H04R1/005 , H04R3/00 , H04R9/063 , H04R27/00 , H04R2209/026 , H04R2209/041 , H04R2460/03
摘要: デジタル入力信号を変調しデジタル信号を出力する&Dgr;&Sgr;変調器と、&Dgr;&Sgr;変調器に接続され前記デジタル信号をミスマッチシェーピングし変換する後置フィルターと、後置フィルターが変換したデジタル信号をシリアル伝送されるデジタル信号に変換するパラレル・シリアル変換器と、パラレル・シリアル変換器により変換されたデジタル信号を復元するシリアル・パラレル変換器と、シリアル・パラレル変換器により復元されたデジタル信号を受け取り、駆動素子を駆動してアナログ音声に変換する駆動回路とを有するデジタル音響システムを提供する。
摘要翻译: 调制数字输入信号并输出数字信号&DGR;之后连接到所述调制器的数字信号失配整形的数字信号转换后置滤波器被转换和预滤器;&的Sgr;调制器,&DGR;&的Sgr 和并行到串行转换器,用于将数字信号被串行传送到串 - 并行转换器,用于恢复由并行 - 串行转换器,由所述串行 - 并行转换器恢复数字信号转换的数字信号 接收,以提供一个数字音响系统和用于通过驱动所述驱动元件转换为模拟音频的驱动电路。
-
公开(公告)号:JPWO2012133241A1
公开(公告)日:2014-07-28
申请号:JP2013507538
申请日:2012-03-23
CPC分类号: H02P6/005 , H02M7/53875 , H02P27/06
摘要: 本発明の一実施形態として、複数の相を有し、かつ、各相に複数のコイルが配置されているモーターに供給する複数の交番信号を発生させるインバーターを提供する。そのインバーターは、周期的に変動し前記モーターの回転を制御する信号を変調する多値のパルス密度変調器と、前記パルス密度変調器の出力信号によって選択され直流電流のON/OFFが制御されることにより前記複数の交番信号のそれぞれを生成する複数のスイッチング素子と、を有することを特徴とするモーター駆動用インバーターを提供する。
-
公开(公告)号:JPWO2007135928A1
公开(公告)日:2009-10-01
申请号:JP2008516630
申请日:2007-05-16
CPC分类号: H04R3/08 , H03G3/20 , H03H15/00 , H03M3/344 , H03M3/414 , H03M3/504 , H03M7/3022 , H04R1/005 , H04R3/00 , H04R17/005
摘要: デジタル信号をアナログ信号に変換するデジタルアナログ変換装置を構成する素子にバラツキがあった場合においても、高い品質のアナログ信号を生成することができ、高分解能を有し、かつ、回路規模の小さいデジタルアナログ変換装置を実現するため。入力信号のビット数を低減する第1のデータ換器と,前記第1の出力信号のフォーマットを変換する第2のデータ変換器と,前記第2のデータ変換器出力の履歴に応じた符号に変換する第3のデータ変換器を有する,データ変換装置を提供する。
-
公开(公告)号:JPWO2014065408A1
公开(公告)日:2016-09-08
申请号:JP2014543364
申请日:2013-10-25
摘要: 本発明の一実施形態として、クロック信号を入力するクロック信号入力部と、入力信号を入力する入力部と、前記クロック信号入力部に入力されるクロック信号に応じて、前記入力部に入力された入力信号のサンプリングを行うサンプリング部と、前記サンプリングの周期に応じて信号処理を行い、出力信号を出力する信号処理部と、を有し、前記クロック信号入力部に入力されるクロック信号の周期が長くなると、前記信号処理部が出力する出力信号を小さくするデータ変換器を提供する。
摘要翻译: 作为本发明中,用于响应于输入到时钟信号输入的时钟信号输入的时钟信号,用于输入输入信号的输入单元,一个时钟信号输入单元的一个实施例中,被输入到输入部 采样单元,其对输入信号采样,根据采样的周期执行信号处理,以及用于输出一个输出信号的信号处理部中,时钟信号输入的周期到时钟信号输入单元 当长,提供数据转换器,以减少由所述信号处理单元输出的输出信号。
-
-
公开(公告)号:JPWO2017179538A1
公开(公告)日:2019-02-14
申请号:JP2017014686
申请日:2017-04-10
IPC分类号: H04R3/04
摘要: 本発明の一実施形態におけるスピーカ駆動装置は、第1スピーカユニットの等価回路を規定するパラメータの少なくとも一つを第1パラメータとして設定する設定部と、入力信号の周波数特性を、前記第1パラメータに基づいて変更する第1演算部と、前記第1演算部において周波数特性が変更された入力信号に基づいて、スピーカユニットを駆動するための駆動信号を生成する駆動信号生成部と、を備える。
-
-
-
-
-
-
-
-
-