データ処理装置、及びデータ処理方法
    6.
    发明专利
    データ処理装置、及びデータ処理方法 有权
    数据处理设备和数据处理方法

    公开(公告)号:JPWO2014178297A1

    公开(公告)日:2017-02-23

    申请号:JP2015514811

    申请日:2014-04-21

    Abstract: 本技術は、LDPC符号を用いたデータ伝送において、良好な通信品質を確保することができるようにするデータ処理装置、及びデータ処理方法に関する。送信装置では、符号長が16200ビットであり符号化率が7/15のLDPC符号の符号ビットを、8PSKで定める8個の信号点のうちのいずれかに対応するシンボルのシンボルビットに入れ替える入れ替えにおいて、3個の16200/3ビットの記憶容量を有する記憶単位に記憶され、それぞれの記憶単位から1ビットずつ読み出された3ビットの符号ビットを、1個のシンボルに割り当てる場合に、ビットb0は、ビットy1に、ビットb1は、ビットy0に、ビットb2は、ビットy2に、それぞれ入れ替えられる。そして、送信装置から送信されてくるデータから得られる、入れ替え後の符号ビットの位置が元の位置に戻される。本技術は、例えば、LDPC符号を用いたデータ伝送等を行う場合に適用できる。

    Abstract translation: 该技术中,在使用LDPC码的数据传输,数据处理装置能够确保良好的通信质量,以及数据处理方法。 在发送装置中,与一个码长的LDPC码的码位是16200位的编码率7/15,更换成相应的符号的符号位替换到八个信号点中的一个通过8PSK规定 中,存储在具有三个三分之一万六千二百位的存储容量的存储单元,从相应的存储单元读出的3个比特的符号位的一个比特,以分配给一个符号的位b0是 中,位y 1,将位b1是比特y 0,将位b2为位y 2,分别被置换。 然后,从发送装置发送的数据而获得时,替换后的符号位的位置返回到原来的位置。 这种技术可以被应用到,例如,像使用LDPC码进行数据传输或时。

    並列ビットインターリーバ
    9.
    发明专利
    並列ビットインターリーバ 有权
    并行位交互

    公开(公告)号:JP2016123106A

    公开(公告)日:2016-07-07

    申请号:JP2016008440

    申请日:2016-01-20

    Abstract: 【課題】疑似巡回低密度パリティチェック符号の符号語に施すインターリーブの効率化を実現する技術を提供する。 【解決手段】それぞれがQ個のビットからなるN個の巡回ブロックQB1〜QB45で構成されるN×Qビットの符号語のビットを並び替えてそれぞれがM個のビットよりなる複数のコンステレーション語C1〜C2700に分割する。NをMで割った余りをXとすると、N’=N−X個の巡回ブロックに対して適用するビットを並び替える第1の規則と、X個の巡回ブロックに対して適用するビットを並び替える第2の規則とが、互いに異なる。 【選択図】図45

    Abstract translation: 要解决的问题:提供一种能够提高应用于伪循环低密度奇偶校验码的编码字的交织器的效率的技术。解决方案:N×Q比特的编码字的比特包括N个循环 每个由Q位构成的块QB1至QB45被重新排列以分割M位的多个星座字C1至C2700。 将N除以M定义为X时,重新排列应用于N'= NX循环块的位的第一规则和用于重新排列施加到X循环块的位的第二规则彼此不同。选择 绘图:图45

Patent Agency Ranking