-
公开(公告)号:KR101798065B1
公开(公告)日:2017-12-12
申请号:KR1020160060815
申请日:2016-05-18
申请人: 전자부품연구원
摘要: 본발명의일면에따른접속노드의재분배가가능한무선센서네트워크시스템은각 클러스터가하나의코디네이터노드와하나이상의센서노드를각각포함하는복수의클러스터로구성된무선센서네트워크시스템에있어서, 상기각 클러스터내 트래픽량을분석하여분석결과를토대로상기코디네이터노드중 특정코디네이터노드에센서노드의분리또는합류명령을전송하는싱크노드를더 포함하되, 상기명령을전송받은코디네이터노드는상기싱크노드의분리또는합류명령에따라상기센서노드를분리하거나합류시키는것을특징으로한다.
-
公开(公告)号:KR1020160095859A
公开(公告)日:2016-08-12
申请号:KR1020150017337
申请日:2015-02-04
申请人: 전자부품연구원
CPC分类号: H04W76/25 , H04W40/244 , H04W84/20 , H04W24/08
摘要: 본발명은동기식슈퍼프레임구조를가지는무선네트워크시스템에서마스터스테이션과슬레이브스테이션들간의네트워크링크품질을판단할수 있도록한 무선네트워크시스템에서의링크품질판단방법에관한것으로, 상기방법은, 현재스테이션이마스터인지슬레이브인지판단하는단계; 판단결과, 현재스테이션이마스터인경우, 슬레이브들로부터최신패킷을수신한시간값과, 슬레이브가네트워크에접속한후, 마스터와패킷교환이전혀없어도되는최대시간값을비교하는단계; 및상기비교결과에따라슬레이브와마스터간링크품질을판단하는단계를포함한다.
摘要翻译: 本发明涉及无线网络系统中的链路质量确定方法,其能够确定具有同步超帧结构的无线网络系统中主站与从站之间的网络链路质量。 该方法包括:确定当前站是主站还是从站的步骤; 作为确定结果,当当前站是主站时,比较在从站访问网络之后不需要与主机的分组交换的最大时间值与从从站接收最近的分组的时间值的步骤 ; 以及根据比较的结果确定从机和主机之间的链路质量的步骤。
-
公开(公告)号:KR1020130034884A
公开(公告)日:2013-04-08
申请号:KR1020110099029
申请日:2011-09-29
申请人: 전자부품연구원
摘要: PURPOSE: An electronic chip of a TCM(Tightly Coupled Memory) structure is provided to execute an optimal performance for various applications by changing the area size of the TCM based on a dual-port TCM. CONSTITUTION: A memory(151) includes a first area and a second area and connects to a processor(121) without passing through a system bus. A first address converter(121-1) converts an address outputted from the processor into a first address which accesses the first area. A second address converter(121-2) converts the address outputted from the processor into a second address which accesses the second area. The memory includes a second port(151-2) which accesses the second area through the second address and a first port(151-1) which accesses the first area through the first address. The size of the first and second areas is determined according to an application executed by the processor. [Reference numerals] (121) Harvard CPU core; (121-1) Address converter-1; (121-2) Address converter-2; (151-1) Port-1; (151-2) Port-2; (AA) TCM size configuration according to application; (BB) I-area Size Configuration; (CC) D-area Size Configuration;
摘要翻译: 目的:提供TCM(紧密耦合存储器)结构的电子芯片,通过改变基于双端口TCM的TCM的面积大小,为各种应用程序执行最佳性能。 构成:存储器(151)包括第一区域和第二区域,并且连接到处理器(121)而不通过系统总线。 第一地址转换器(121-1)将从处理器输出的地址转换为访问第一区域的第一地址。 第二地址转换器(121-2)将从处理器输出的地址转换为访问第二区域的第二地址。 存储器包括通过第二地址访问第二区域的第二端口(151-2)和通过第一地址访问第一区域的第一端口(151-1)。 根据由处理器执行的应用来确定第一和第二区域的大小。 [参考数字](121)哈佛CPU核心; (121-1)地址转换器-1; (121-2)地址转换器-2; (151-1)Port-1; (151-2)Port-2; (AA)TCM尺寸配置根据应用; (BB)I面积尺寸配置; (CC)D面积尺寸配置;
-
公开(公告)号:KR1020120048076A
公开(公告)日:2012-05-15
申请号:KR1020100109501
申请日:2010-11-05
申请人: 전자부품연구원
IPC分类号: H04L12/28
摘要: PURPOSE: A multi layer designing method on multi-hop mobile network having flexible traffic is provided to integrate a dynamic routing on a multi-hop wireless network having inflexible traffic and flexible traffic. CONSTITUTION: A Lagrange duplexing method is applied in order to add flexible traffic having maximum effect on a multi-hop wireless network having an inflexible traffic(S110). A divided efficiency control routing and scheduling problem is solved by applying the Lagrange duplexing method(S120). An entirely efficiency-maximized flexible traffic is added to the multi-hop wireless network.
摘要翻译: 目的:提供具有灵活流量的多跳移动网络的多层设计方法,将动态路由集成到具有不灵活流量和灵活流量的多跳无线网络上。 构成:应用拉格朗日双工方法,以增加对具有不灵活流量的多跳无线网络具有最大影响的灵活流量(S110)。 通过应用拉格朗日双工方法(S120)解决了分层效率控制路由和调度问题。 将全效率最大化的灵活流量添加到多跳无线网络。
-
公开(公告)号:KR101037435B1
公开(公告)日:2011-05-31
申请号:KR1020090063463
申请日:2009-07-13
申请人: 전자부품연구원
IPC分类号: H04W8/08
CPC分类号: Y02D70/00
摘要: 본 발명은 무선통신망을 이용한 태그 노드의 위치 산출 및 산출된 위치를 상위 노드인 싱크 노드로 전송하는 시스템 및 방법에 관한 것이다.
본 발명의 일 특징에 따른 위치 인식 네트워크 시스템은 인접 베이스 노드들과의 거리를 측정하고, 측정한 거리에 의해 자신이 포함된 셀의 베이스 노드를 검색하고, 검색된 상기 베이스 노드로 셀 정보를 요청하며, 앵크 노드와의 거리 측정을 위한 제1데이터를 앵커 노드로 전송하며, 상기 앵커 노드로부터 상기 제1데이터의 수신시간과 처리지연시간을 포함한 제2데이터를 수신하고, 상기 제2데이터에 포함된 시간 정보와 상기 제1데이터의 송신시간을 이용하여 상기 앵커 노드와 제1거리값을 산출하고, 상기 산출한 제1거리값이 포함된 거리 정보를 베이스 노드로 전송하는 태그 노드; 셀 내부에 고정되며, 상기 태그 노드로부터 수신한 상기 제1데이터의 수신 시점과 처리 지연 시간을 포함한 상기 제2데이터를 생성하여 상기 태그노드로 전송하는 앵커 노드; 상기 태그 노드로부터 요청받은 셀 정보를 전송하며, 전송받은 상기 거리 정보와 상기 앵커 노드의 고정된 위치 정보를 이용하여 상기 태그 노드의 위치를 산출하는 베이스 노드를 포함하여 이루어진다.
CSS, 노드, 위치인식, 셀, 태그 노드, 베이스 노드, 앵커 노드, 거리 정보, 에드-훅, 스케줄링-
公开(公告)号:KR1020110051000A
公开(公告)日:2011-05-17
申请号:KR1020090107639
申请日:2009-11-09
申请人: 전자부품연구원
IPC分类号: H04L27/32
CPC分类号: H04J13/10
摘要: PURPOSE: A similar orthogonal signal generating device is provided to simplify a total configuration by forming a similar orthogonal signal generating unit by using a combination circuit instead of ROM which is a memory circuit. CONSTITUTION: A serial parallel(10) converts a transmission(information) data inputted as a serial per one bit into nine bit. A four bit counter(200) performs count operation by repeating a bit length of a similar orthogonal signal which is from 0 to 15. A combination circuit unit(100) successively generates a similar orthogonal signal of a sixteen bit length by suing a four bit counter value of a four bit counter and a parallel data of a nine bit outputted from the serial parallel converting device. The combination circuit unit includes a first to fifth combination circuit(110~150).
摘要翻译: 目的:提供类似的正交信号产生装置,以通过使用组合电路而不是作为存储器电路的ROM形成类似的正交信号产生单元来简化总体配置。 构成:串行并行(10)将作为每一位串行输入的传输(信息)数据转换为9位。 四位计数器(200)通过重复从0到15的类似正交信号的位长度来执行计数操作。组合电路单元(100)通过起诉四位来连续生成十六位长度的类似的正交信号 四位计数器的计数值和从串行并行转换装置输出的9位的并行数据。 组合电路单元包括第一至第五组合电路(110〜150)。
-
公开(公告)号:KR100986988B1
公开(公告)日:2010-10-11
申请号:KR1020080103662
申请日:2008-10-22
申请人: 전자부품연구원
摘要: 본 발명은 인터페이스 장치 및 방법에 대하여 개시한다. 본 발명의 일면에 따른 인터페이스 장치는 공유 영역을 포함하는 클라이언트; 및 상기 공유 영역에 접근(Access)하여, 상기 공유 영역으로 데이터를 송신하고 상기 공유 영역으로부터 데이터를 수신하는 호스트를 포함하는 것을 특징으로 한다.
송수신 인터페이스, 데이터 교환, 데이터 송수신, 디바이스 간의 데이터 송수신-
公开(公告)号:KR100946993B1
公开(公告)日:2010-03-15
申请号:KR1020080051741
申请日:2008-06-02
申请人: 전자부품연구원
摘要: 본 발명은 위치 인식 시스템 및 그 위치 서비스 방법에 관한 것으로서, 구체적으로는 자체적으로 전원을 공급하는 거리 인식칩과 거리측정 엑세스 포인트(AP: Access Point)와의 통신을 통해 거리 인식칩을 소유한 사용자의 위치를 인식할 수 있도록 한 위치 인식 시스템 및 그 위치 서비스 방법에 관한 것이다. 본 발명은 클라이언트 장치의 위치 요청에 따라 거리 인식칩의 위치정보를 서비스하도록 제어하는 거리측정 서버에 있어서, 상기 위치 요청에 따른 위치 요청신호를 수신하고, 상기 위치 요청신호를 전송한 상기 클라이언트 장치로 상기 거리 인식칩의 위치정보를 전송하는 통신부; 상기 거리 인식칩의 위치 확인을 위해 기 설정되는 고유정보가 저장되는 저장부; 및 상기 위치 요청신호 수신시, 상기 고유정보에 따라 특정 거리측정 엑세스 포인트와 커넥션하여 상기 특정 거리측정 엑세스 포인트로부터 스캐닝된 상기 거리 인식칩의 위치정보를 상기 클라이언트 장치로 전송하는 제어부를 포함하는 위치 인식 시스템 및 그를 이용한 위치 서비스 방법을 제공한다.
위치 인식 시스템, 위치 서비스, 거리 인식칩, 거리측정 엑세스 포인트-
公开(公告)号:KR100936242B1
公开(公告)日:2010-01-12
申请号:KR1020070108940
申请日:2007-10-29
申请人: 전자부품연구원
IPC分类号: H04J11/00
摘要: 본 발명은 OFDM를 위한 FFT/IFFT 듀얼모드 장치 및 그 제어방법에 대하여 개시한다. 본 발명은 각각 한 쌍의 실수부 및 허수부로 구성된 2N(0 ≤ N, 정수)개의 데이터를 M개씩 병렬로 입력받아 고속 푸리에 변환 모드에서 N개의 홀수 번째 데이터와 N개의 짝수 번째 데이터를 구분하여 출력하고, 역고속 푸리에 변환 모드에서 상기 N개의 홀수 번째 데이터와 상기 N개의 짝수 번째 데이터의 실수부와 허수부를 바꿔서 출력하는 입력 버퍼 멀티플렉서와, 상기 N개의 홀수 번째 데이터 및 상기 N개의 짝수 번째 데이터를 각각 입력받아 고속 푸리에 변환하는 제1 및 제2 N-포인트 라딕스-4 FFT 프로세서와, 상기 제1 및 제2 N-포인트 라딕스-4 FFT 프로세서 출력을 각각 버터플라이 연산하는 제1 및 제2 라딕스-4 버터플라이부와, 상기 고속 푸리에 변환 모드에서 상기 제1 및 제2 라딕스-4 버터플라이부 출력을 정렬하여 2N개의 데이터를 출력하고, 상기 역고속 푸리에 변환 모드에서 상기 정렬한 2N개의 데이터의 실수부와 허수부를 교환하여 출력하는 출력 버퍼 멀티플렉서와, 상기 고속 푸리에 변환 모드 또는 역고속 푸리에 변환 모드를 제어하는 제어부를 포함하는 점에 그 특징이 있다.
본 발명에 따른 OFDM를 위한 FFT/IFFT 듀얼모드 장치 및 그 제어방법은 DIT(Decimation In Time) 방식을 적용한 2N-포인트 고속 푸리에 변환을 M개씩 병렬로 처리하여 시간 지연이 적고, 시스템 동작속도가 낮아 하드웨어 구현 및 제어가 용이하고 성능이 우수하다.
OFDM, FFT/IFFT 듀얼모드, FFT 프로세서, 버터플라이 연산, 트위들 펙터-
公开(公告)号:KR1020090044140A
公开(公告)日:2009-05-07
申请号:KR1020070110079
申请日:2007-10-31
申请人: 전자부품연구원
IPC分类号: H04L12/28
CPC分类号: H04W52/243 , H04W84/18
摘要: 본 발명은 에드-혹 네트워크 환경에 있어서 통신의 최적화를 달성할 수 있는 네트워크 코딩 방법 및 이를 이용한 효율적인 전력제어 방법에 관한 것이다.
본 발명에 따른 네트워크 코딩 방법은 최적의 NC Density를 구하여 네트워크 코딩을 수행하는 것을 특징으로 하고, 본 발명에 따른 에드-혹 네트워크의 전력제어 방법은 상기 최적의 NC Density에 해당하는 타겟 SIR를 결정하여 전송 전력을 정하는 것을 특징으로 한다.
본 발명에 따르면, 네트워크 내의 통신 경로의 최적화 및 통신 혼잡이나 통신 지연을 최소화할 수 있는 에드-혹 환경을 구축할 수 있고, 에드-혹 네트워크의 전력 사용의 효율을 높일 수 있다.
에드-혹 네트워크, 네트워크 코딩, 전력제어, 전력관리
-
-
-
-
-
-
-
-
-