電力増幅回路及び電力増幅装置
    1.
    发明申请

    公开(公告)号:WO2023068266A1

    公开(公告)日:2023-04-27

    申请号:PCT/JP2022/038755

    申请日:2022-10-18

    摘要: 電力増幅回路は、第1信号を、第2信号と、前記第2信号と位相が異なる第3信号と、に分配し、制御信号に基づいて前記第3信号の第1電力を増減させることが可能な可変電力分配回路と、1つ以上のキャリアアンプを含み、前記第2信号を増幅し、増幅された前記第2信号を出力するキャリア回路と、1つ以上のピークアンプを含み、前記第3信号を増幅し、増幅された前記第3信号を出力するピーク回路と、前記キャリア回路における前記1つ以上のキャリアアンプのうちの最も出力側のキャリアアンプである対象キャリアアンプの飽和度合いに基づいて前記制御信号を前記可変電力分配回路へ出力する制御回路と、を備える。

    쉬프만 위상 천이기를 이용한 다중 대역 도허티 증폭기

    公开(公告)号:WO2022255538A1

    公开(公告)日:2022-12-08

    申请号:PCT/KR2021/010990

    申请日:2021-08-19

    摘要: 본 발명은 쉬프만 위상 천이기를 이용한 다중 대역 도허티 증폭기에 관한 것으로, 쉬프만 위상 천이기를 도허티 증폭기에 적용하여 대역이 좁은 도허티 증폭기를 광대역 또는 다중 대역에서 사용할 수 있게 하는 쉬프만 위상 천이기를 이용한 다중 대역 도허티 증폭기에 관한 것이다. 본 발명에 따른 쉬프만 위상 천이기를 이용한 다중 대역 도허티 증폭기는 입력 신호를 두 경로로 나누어 주는 전력 분배기, 상기 전력 분배기에서 나누어진 신호를 각각 증폭하는 캐리어 증폭기와 피킹 증폭기, 입력단자 또는 출력단자에 90도 위상차 신호를 만들기 위한 쉬프만 위상 천이기를 포함하여, 하나의 도허티 증폭기로 쉽게 다중 대역/다중 모드로 활용할 수 있어 설계 난이도도 낮으며 활용도가 높은 효과가 있다.

    MAGNITUDE AND PHASE ADJUSTMENT METHOD FOR HIGH OUTPUT POWER RF POWER AMPLIFIER COMBINING

    公开(公告)号:WO2022229682A1

    公开(公告)日:2022-11-03

    申请号:PCT/IB2021/053630

    申请日:2021-04-30

    摘要: A method and a transmitter providing magnitude and phase adjustment for high output power radio frequency (RF) power amplifier (PA) combining are provided. According to one aspect, a method includes making adjustments to the magnitude and phase of a received signal to produce first and second amplifier input signals (S10). The method also includes amplifying a respective one of the first and second amplifier input signals via respective first and second power amplifiers (S12). The method further includes combining outputs from each of the first and second power amplifiers to produce a first transmit signal, and to produce an isolation signal indicative of an amount by which the outputs from the first and second power amplifiers differ in magnitude and phase. The isolation signal is used to adjust the received signal to drive the isolation signal toward zero (S14).

    分布型回路およびその制御方法
    6.
    发明申请

    公开(公告)号:WO2022176187A1

    公开(公告)日:2022-08-25

    申请号:PCT/JP2021/006569

    申请日:2021-02-22

    IPC分类号: H03F1/18 H03F3/189 H03F3/60

    摘要: 本発明の分布型回路(10)は、入力端に入力信号が入力される第1の伝送線路(121)と、出力端から出力信号が出力される第2の伝送線路(122)と、第1、第2の伝送線路(121、122)に沿って配置され、入力端子が第1の伝送線路(121)に接続され、出力端子が第2の伝送線路(122)に接続される複数の単位セルと、第1の伝送線路(121)の終端に並列に接続される2つの入力終端抵抗(13_1、13_2)と、第2の伝送線路(122)の終端に並列に接続される2つの出力終端抵抗(14_1、14_2)とを備え、少なくとも1つの入力終端抵抗が温度傾斜抵抗であり、少なくとも1つの出力終端抵抗が温度傾斜抵抗であり、2つの入力終端抵抗(13_1、13_2)での電圧が対称的に変化され、2つの出力終端抵抗(14_1、14_2)での電圧が対称的に変化される。 これにより、本発明の分布型回路は、容易に終端抵抗を調整でき、優れた周波数特性を提供することができる。

    DISTRIBUTED AMPLIFIER CIRCUIT WITH TUNABLE PEAKING

    公开(公告)号:WO2022161609A1

    公开(公告)日:2022-08-04

    申请号:PCT/EP2021/051932

    申请日:2021-01-28

    发明人: PIAZZON, Luca

    摘要: A distributed amplifier circuit (200a) includes N transistors, N is greater or equal to 1. Each transistor is connected to an input line (204) common to all transistors so as to allow applying a common input signal to each transistor through the input line (204). Each transistor is further connected to an output line (206) common to all transistors, so as to allow delivery of an output signal through the output line (206) depending on the output delivered by each transistor. The output line (206) includes one or more variable resistors. The distributed amplifier circuit manifests a tunable peaking function, hence, the distributed amplifier circuit can be tuned to different electro-optical modulators.

    MULTI-PORT AMPLIFIER WITH BASEBAND PROCESSING

    公开(公告)号:WO2022144896A1

    公开(公告)日:2022-07-07

    申请号:PCT/IL2021/051559

    申请日:2021-12-30

    申请人: NSL COMM LTD.

    IPC分类号: H03F3/60 H03F3/68

    摘要: Systems and methods of multiport amplifier (MPA) implementation system, including: at least one input matrix, including a plurality of complex modulators, wherein each complex modulator is configured to receive an input channel stream, a summation logic block, configured to sum the complex product of the plurality of complex modulators, and a dual Digital to Analog (DAC) converter, configured to receive summation digital complex output from the summation logic block, a plurality of RF modulators, wherein each RF modulator is configured to receive a dual analog output as baseband I/Q branches from a corresponding DAC converter, and a plurality of amplifiers, wherein each complex amplifier is configured to receive the output of a corresponding RF Modulator for amplification to an output RF matrix.

    복수의 안테나를 포함하는 전자 장치 및 그 운용 방법

    公开(公告)号:WO2022108255A1

    公开(公告)日:2022-05-27

    申请号:PCT/KR2021/016528

    申请日:2021-11-12

    摘要: 전자 장치는 제1 안테나, 제2 안테나, 제1 안테나와 전기적으로 연결된 제1 전력 증폭기, 제2 안테나와 전기적으로 연결된 제2 전력 증폭기, 제1 안테나 및 제1 전력 증폭기와 전기적으로 연결된 제1 감쇠기, 제2 안테나 및 제2 전력 증폭기와 전기적으로 연결된 제2 감쇠기, 제1 임계값이 저장된 메모리, 및 제1 감쇠기 및 제2 감쇠기와 작동적으로 연결된 프로세서를 포함할 수 있다. 프로세서는, 제1 안테나 및 제2 안테나를 이용하여 빔 포밍을 수행하고, 빔 포밍 신호의 성능이 열화되는 경우, 제 1 전력 증폭기 및 제2 전력 증폭기의 입력 값을 증가시키고, 증가된 입력 값에 대한 제1 전력 증폭기 및 제2 전력 증폭기의 출력 값을 측정하고, 측정 결과에 기반하여 제 1 전력 증폭기 또는 제2 전력 증폭기 중 적어도 하나의 성능이 열화되는 경우, 열화된 전력 증폭기와 전기적으로 연결된 제1 감쇠기 또는 제2 감쇠기 중 적어도 하나를 동작시키도록 설정될 수 있다. 이 외에도 명세서를 통해 파악되는 다양한 실시 예가 가능하다.

    마이크로파 전력증폭기
    10.
    发明申请

    公开(公告)号:WO2022080603A1

    公开(公告)日:2022-04-21

    申请号:PCT/KR2021/002938

    申请日:2021-03-10

    发明人: 장민규

    摘要: 본 발명은 Ka 밴드용 10W 전력증폭기에 관한 것이다. 상기 전력증폭기는, 드라이브 증폭부; 2개의 트랜지스터로 구성된 중간단 증폭부; 4개의 트랜지스터로 구성된 최종단 증폭부; 상기 드라이브 증폭부와 상기 중간단 증폭부의 사이에 순차적으로 연결되어 드라이브 증폭부의 출력 신호를 분배하여 중간단 증폭부의 트랜지스터들로 제공하는 GCPW, Waveguide 및 제1 Spatial Combiner부; 상기 중간단 증폭부와 상기 최종단 증폭부의 사이에 순차적으로 연결되어, 상기 중간단 증폭부의 출력 신호들을 분배하여 상기 최종단 증폭부의 트랜지스터들로 제공하는 제2 Spatial Combiner부, Waveguide Divider 및 제3 Spatial Combiner부; 상기 최종단 증폭부의 출력단에 순차적으로 연결되어 상기 최종단 증폭부의 트랜지스터들의 출력 신호들을 결합하여 최종 출력하는 제4 Spatial Combiner부 및 Waveguide Combiner;를 구비한다.