Invention Grant
- Patent Title: 包括电介质层的半导体器件
-
Application No.: CN201710597611.2Application Date: 2017-07-20
-
Publication No.: CN107946307BPublication Date: 2023-12-12
- Inventor: 崔至薰 , 金成吉 , 金智美 , 金重浩 , 金泓奭 , 南泌旭 , 安宰永 , 林汉镇
- Applicant: 三星电子株式会社
- Applicant Address: 韩国京畿道
- Assignee: 三星电子株式会社
- Current Assignee: 三星电子株式会社
- Current Assignee Address: 韩国京畿道
- Agency: 中科专利商标代理有限责任公司
- Agent 吴晓兵
- Priority: 10-2016-0132750 2016.10.13 KR
- Main IPC: H10B41/27
- IPC: H10B41/27 ; H10B41/35 ; H10B43/27 ; H10B43/35

Abstract:
一种半导体器件包括:衬底上的堆叠结构,所述堆叠结构包括彼此交替地堆叠的层间绝缘层和第一栅电极;穿透所述堆叠结构的开口中的半导体层;所述半导体层和所述堆叠结构之间的第一电介质层;以及所述堆叠结构中更靠近所述衬底而不是所述第一栅电极的下部图案,所述下部图案包括面对所述第一电介质层的第一表面以及面对所述堆叠结构的第二表面,所述第二表面与所述第一表面限定了锐角,其中所述第一电介质层包括面对所述堆叠结构的第一部分和面对所述下部图案的第一表面的第二部分,所述第二部分的厚度大于所述第一部分的厚度。
Public/Granted literature
- CN107946307A 包括电介质层的半导体器件 Public/Granted day:2018-04-20
Information query