Invention Publication
- Patent Title: 硬件加速器引擎
-
Application No.: CN201710912345.8Application Date: 2017-09-29
-
Publication No.: CN108268943APublication Date: 2018-07-10
- Inventor: T·勃伊施 , G·德索利
- Applicant: 意法半导体股份有限公司 , 意法半导体国际有限公司
- Applicant Address: 意大利阿格拉布里安扎
- Assignee: 意法半导体股份有限公司,意法半导体国际有限公司
- Current Assignee: 意法半导体股份有限公司,意法半导体国际有限公司
- Current Assignee Address: 意大利阿格拉布里安扎
- Agency: 北京市金杜律师事务所
- Agent 王茂华
- Priority: 201711000422 2017.01.04 IN
- Main IPC: G06N3/063
- IPC: G06N3/063 ; G06N3/04
Abstract:
本公开涉及硬件加速器引擎。实施例涉及支持深度神经网络算法卷积阶段的有效映射的硬件加速器引擎。硬件加速器引擎包括多个卷积加速器,并且多个卷积加速器中的每一个包括内核缓冲器、特征线缓冲器和多个乘法累加(MAC)单元。MAC单元被布置为对从内核缓冲器和特征线缓冲器两者接收的数据进行乘法和累加。硬件加速器引擎还包括耦合到串流开关的输出总线端口的至少一个输入总线、耦合到串流开关的输入总线端口的至少一个输出总线、或硬连线到串流开关的相应输出总线和输入总线端口的至少一个输入总线和至少一个输出总线。
Public/Granted literature
- CN108268943B 硬件加速器引擎 Public/Granted day:2022-08-23
Information query