Invention Grant
- Patent Title: 具有其基本矩阵中相邻行的两两正交性的QC-LDPC码的编码和解码
-
Application No.: CN201880037175.6Application Date: 2018-06-08
-
Publication No.: CN110710111BPublication Date: 2020-11-17
- Inventor: T·理查森 , J·B·索里阿加 , S·库得卡尔 , G·萨奇斯
- Applicant: 高通股份有限公司
- Applicant Address: 美国加利福尼亚
- Assignee: 高通股份有限公司
- Current Assignee: 高通股份有限公司
- Current Assignee Address: 美国加利福尼亚
- Agency: 永新专利商标代理有限公司
- Agent 赵腾飞
- Priority: 62/517,916 2017.06.10 US
- International Application: PCT/US2018/036726 2018.06.08
- International Announcement: WO2018/227133 EN 2018.12.13
- Date entered country: 2019-12-04
- Main IPC: H03M13/11
- IPC: H03M13/11

Abstract:
本公开内容的某些方面提供了准循环低密度奇偶校验(QC‑LDPC)码,其具有对应基本矩阵的相邻行的两两正交性,并提供了新解码器(例如分层解码器),其利用两两行正交性进行灵活解码器调度而没有性能损失,例如通过在基本矩阵中逐行地顺序地进行解码,或通过对基本矩阵中的正交行进行成对同时解码。一种装置包括接收机,该接收机被配置为经由位于接收机附近的一个或多个天线元件通过无线信道根据无线电技术接收码字。该装置包括至少一个处理器,所述至少一个处理器与存储器耦合,并且包括被配置为基于QC‑LDPC码对码字进行解码以产生信息比特集合的解码器电路。LDPC码被存储在存储器中,并且由具有多列的基本矩阵来定义,在多列中,在行的最后部分中所有相邻行是正交的。
Public/Granted literature
- CN110710111A 具有其基本矩阵中相邻行的两两正交性的QC-LDPC码的编码和解码 Public/Granted day:2020-01-17
Information query
IPC分类: