现场总线芯片架构
摘要:
本发明公开了一种现场总线芯片架构,其包括CPU交互模块、时钟管理模块、帧编/解码模块、Manchester编/解码模块、RAM数据存储模块、DMA控制器、数据收发模块、CRC帧校验模块、地址识别与管理模块、中断控制器和寄存器堆栈。本发明提出在芯片中封装AXI4总线协议接口,通过AXI4总线与CPU进行数据交互,AXI4总线的握手机制能保证CPU与本发明芯片的数据传输安全可靠,且使用AXI4总线后,可给芯片分配不同的AXI总线ID,通过ID访问芯片,实现一片微处理器挂载多片本发明芯片,并通过AXI4‑Lite总线配置特征码寄存器实现芯片的现场总线协议数据帧编码与解码能力。
公开/授权文献
0/0