- 专利标题: 一种基于FPGA的支持8bit和16bit数据的可配置的CNN乘法累加器
-
申请号: CN202110382102.4申请日: 2021-04-09
-
公开(公告)号: CN113138748B公开(公告)日: 2023-08-29
- 发明人: 胡湘宏 , 李学铭 , 黄宏敏 , 陈淘生 , 刘梓豪 , 熊晓明
- 申请人: 广东工业大学
- 申请人地址: 广东省广州市越秀区东风东路729号
- 专利权人: 广东工业大学
- 当前专利权人: 广东工业大学
- 当前专利权人地址: 广东省广州市越秀区东风东路729号
- 代理机构: 佛山市君创知识产权代理事务所
- 代理商 杜鹏飞
- 主分类号: G06F7/523
- IPC分类号: G06F7/523 ; G06N3/0464
摘要:
本发明公开了一种基于FPGA的支持8bit和16bit数据位宽的可配置的CNN乘法累加器,包括控制模块、输入特征图寄存器、权重寄存器、部分和寄存器、PE阵列以及输出特征图寄存器,其中:所述控制模块用于控制整个卷积计算的时序;输入特征图寄存器用于寄存输入特征图,并把输入特征图像素按照卷积顺序输出到PE阵列;权重寄存器用于为PE阵列提供输入权重;部分和寄存器是一个只有一层的寄存器阵列,PE阵列用于完成卷积计算,输出特征图寄存器用于寄存通过PE阵列完成计算后的值。本发明能加快CNN硬件加速器的设计与部署,简化设计流程。
公开/授权文献
- CN113138748A 一种基于FPGA的支持8bit和16bit数据的可配置的CNN乘法累加器 公开/授权日:2021-07-20