- 专利标题: 一种直接带隙GeSn CMOS器件及其制备方法
-
申请号: CN202110722554.2申请日: 2021-06-28
-
公开(公告)号: CN113506802A公开(公告)日: 2021-10-15
- 发明人: 刘伟峰 , 张士琦 , 宋建军
- 申请人: 西安电子科技大学芜湖研究院
- 申请人地址: 安徽省芜湖市弋江区高新技术产业开发区服务外包产业园4号楼1205室
- 专利权人: 西安电子科技大学芜湖研究院
- 当前专利权人: 西安电子科技大学芜湖研究院
- 当前专利权人地址: 安徽省芜湖市弋江区高新技术产业开发区服务外包产业园4号楼1205室
- 代理机构: 西安嘉思特知识产权代理事务所
- 代理商 刘长春
- 主分类号: H01L27/092
- IPC分类号: H01L27/092 ; H01L21/8256
摘要:
本发明公开了一种直接带隙GeSn CMOS器件,包括:衬底层、Ge虚衬底、第一P型Ge层、隔离区、N阱、第二P型Ge层、本征Ge隔离层、沟道层、第一本征三元合金异质帽层、PMOS栅极、PMOS源漏区、N型Ge层、第二本征三元合金异质帽层、NMOS栅极、NMOS源漏区、介质层、源漏电极和钝化层;第一本征三元合金异质帽层的材料为SixGe1‑x‑ySny;其中,x的范围为0.1~0.15,y的范围为0.05~0.07;第二本征三元合金异质帽层的材料为SixGe1‑x‑ySny;其中,x的范围为0.1~0.15,y的范围为0.08~0.1;沟道层为本征DR‑Ge1‑zSnz层;其中,z的范围为0.12~0.18。本发明通过单边高势垒量子限域NMOS和量子阱PMOS组成的DR‑GeSn CMOS结构,能够利于NMOS器件沟道的开启,整个器件各层材料相同,NMOS与PMOS结构与工艺兼容性较佳。本发明还提供一种直接带隙GeSn CMOS器件的制备方法。
公开/授权文献
- CN113506802B 一种直接带隙GeSn CMOS器件及其制备方法 公开/授权日:2024-08-06
IPC分类: