Invention Publication
- Patent Title: 一种芯片可靠性评估方法、装置及芯片
-
Application No.: CN202111354981.6Application Date: 2021-11-16
-
Publication No.: CN113805044APublication Date: 2021-12-17
- Inventor: 刘芳 , 陈燕宁 , 赵东艳 , 付振 , 余山 , 王帅鹏 , 王凯 , 邓永峰 , 郁文 , 刘倩倩 , 潘成 , 林文彬
- Applicant: 北京智芯微电子科技有限公司 , 北京芯可鉴科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司 , 国网福建省电力有限公司电力科学研究院
- Applicant Address: 北京市海淀区西小口路66号中关村东升科技园A区3号楼; ; ; ;
- Assignee: 北京智芯微电子科技有限公司,北京芯可鉴科技有限公司,国网信息通信产业集团有限公司,国家电网有限公司,国网福建省电力有限公司电力科学研究院
- Current Assignee: 北京智芯微电子科技有限公司,北京芯可鉴科技有限公司,国网信息通信产业集团有限公司,国家电网有限公司,国网福建省电力有限公司电力科学研究院
- Current Assignee Address: 北京市海淀区西小口路66号中关村东升科技园A区3号楼; ; ; ;
- Agency: 北京润平知识产权代理有限公司
- Agent 赵敏岑; 高英英
- Main IPC: G01R31/28
- IPC: G01R31/28

Abstract:
本发明实施例提供一种芯片可靠性评估方法、装置及芯片,该方法包括测试芯片的抗ESD能力;添加寄生元件和等效器件至芯片的内部电路,组成新电路,其中,所述寄生元件为所述芯片在电磁干扰下产生的电容和/或电感,所述等效器件为芯片封装等效的电阻和/或电感;对所述新电路进行老化测试,以确定所述芯片的老化特性;根据所述芯片的抗ESD能力和所述芯片的老化特性,对所述芯片进行可靠性评估。所述芯片可靠性评估方法实现了芯片在不同电磁干扰下的可靠性的评估。
Public/Granted literature
- CN113805044B 一种芯片可靠性评估方法、装置及芯片 Public/Granted day:2022-03-08
Information query