Invention Publication
- Patent Title: 一种基于FPGA和DDR的多路信号发生方法及装置
-
Application No.: CN202311777065.2Application Date: 2023-12-22
-
Publication No.: CN117764014APublication Date: 2024-03-26
- Inventor: 赵金龙 , 李晓慧 , 徐健 , 顾军 , 陈应兵 , 白云鹏 , 杜磊磊 , 王志恒 , 成华强 , 卢中奎 , 丁广宇
- Applicant: 中电科思仪科技股份有限公司
- Applicant Address: 山东省青岛市黄岛区香江路98号
- Assignee: 中电科思仪科技股份有限公司
- Current Assignee: 中电科思仪科技股份有限公司
- Current Assignee Address: 山东省青岛市黄岛区香江路98号
- Agency: 青岛华慧泽专利代理事务所
- Agent 付秀颖
- Main IPC: G06F30/34
- IPC: G06F30/34

Abstract:
本发明属于信号模拟仿真领域,具体涉及一种基于FPGA和DDR的多路信号发生方法及装置,本发明,搭载大容量DDR作为波形存储器,原始波形的存储和多路波形的复原过程不是同时进行的,生成的信号的带宽及数量不再受限制;可以灵活地完成多路信号合路输出,通过重采样、整数插值、多路并行插值、数字上变频处理后的IQ数据变换成采样率相同的单路数据,读取在线控制参数控制各路数据的幅度自动缩小并完成信号合路,最终通过单片DA完成多路信号合路输出。这种多路信号输出方式可以适应小型化、经济型的信号模拟仿真场合。
Information query