-
公开(公告)号:CN114509972B
公开(公告)日:2024-04-12
申请号:CN202210068833.6
申请日:2022-01-21
Applicant: 中电科思仪科技股份有限公司
IPC: G05B19/042
Abstract: 本发明公开了一种模拟信号接收通道延迟测量装置及测量方法,属于射频接收记录领域。本发明装置包括信号发生器和射频记录仪;信号发生器与射频记录仪通过一根电缆进行连接。本发明测量精度高,测量误差在1个采样周期时间内;满足通用射频记录仪通道延迟时间测量,不针对特定接收机,无需特定信号发生器;测试连接简单,同时消除外部触发电缆连接带来的误差,只有一个射频连接;满足可变带宽通道的延迟时间测量。
-
公开(公告)号:CN115981571A
公开(公告)日:2023-04-18
申请号:CN202310079389.2
申请日:2023-01-17
Applicant: 中电科思仪科技股份有限公司
IPC: G06F3/06
Abstract: 本发明公开了一种可实现双模块存储阵列的存储系统及方法,涉及数据存储处理技术领域。该存储系统包括采集端和存储端;采集端包括核心FPGA和传输接口;存储端包括若干个存储模块,存储模块包括主控FPGA、DDR4和SSD;核心FPGA接收输入数据,对接收的数据进行数据分发控制,通过传输接口传输至存储模块;存储模块接收采集端发送的数据,根据工作模式进行数据存储;主控FPGA从传输接口输出端接收到采集端传输过来的数据,并控制数据缓存进入DDR4,当SSD中可以接收数据时,主控FPGA控制从DDR4的数据缓存输出数据至SSD。本发明可实现数据存储全路径上的高速率数据处理。
-
公开(公告)号:CN114390117B
公开(公告)日:2023-08-22
申请号:CN202111448601.5
申请日:2021-12-01
Applicant: 中电科思仪科技股份有限公司
IPC: H04L69/22
Abstract: 本发明公开了一种基于FPGA的高速连续数据流存储处理装置及方法,属于数据流存储处理领域。本方法面对多路并行高速数据,可完成并行数据流三级组帧,组帧后的数据可按照文件,数据段,数据块三种大小完成数据搜索;本方法采用FPGA全并行方案组帧数据流,完成数据流处理过程;本方法针对组帧后的高速数据流,提出了高速传输口数据传输控制方案,通过数据流组帧缓存端和数据存储端之间的交互控制,完成在线切换数据存储板,并保证数据存储处理连续。
-
公开(公告)号:CN112073151B
公开(公告)日:2023-02-17
申请号:CN202010927872.8
申请日:2020-09-07
Applicant: 中电科思仪科技股份有限公司
Abstract: 本发明属于测试技术领域,涉及遥测PCM解码帧同步方法。一种基于FPGA的遥测PCM解码和帧同步方法,包括:对PCM‑BPSK‑PM/FM制式遥测信号解调后的数据流根据码型进行解码;对解码后的数据进行帧同步,并输出有效信息数据。本发明的方法中,对BIΦ‑L、BIΦ‑M和BIΦ‑S码型的解码利用其编码的固有特性即每个码元都对应一个“1”和“0”跳变,从而运算判断出待解码的数据流中每个码元对应的前半位码元和后半位码元的位置,具有极好的准确率和效率;在帧同步方法中,使用对比判断出BPSK副载波解调后码元中“0”和“1”是否同时翻转的问题,能有效的进行信息数据的正确提取。
-
公开(公告)号:CN109521269B
公开(公告)日:2021-09-28
申请号:CN201811331357.2
申请日:2018-11-09
Applicant: 中电科思仪科技股份有限公司
Abstract: 本发明属于测试技术领域,具体涉及一种针对幅度调制信号的数字化测频方法。所述方法用于对AM幅度调制信号进行测频;首先对数字信号进行数字下变频,然后计算出幅度和相位,对幅度求平均值,用该幅度平均值对同时段内的相位差值进行判断,根据判断结果决定其可用性。本发明所述方法对AM输入信号具有良好的测频效果。并且,本发明所述方法适合宽带测频,测试范围跨越500kHz~32MHz整个频率区间,测频自动化程度高,测频速度快。
-
公开(公告)号:CN117764014A
公开(公告)日:2024-03-26
申请号:CN202311777065.2
申请日:2023-12-22
Applicant: 中电科思仪科技股份有限公司
IPC: G06F30/34
Abstract: 本发明属于信号模拟仿真领域,具体涉及一种基于FPGA和DDR的多路信号发生方法及装置,本发明,搭载大容量DDR作为波形存储器,原始波形的存储和多路波形的复原过程不是同时进行的,生成的信号的带宽及数量不再受限制;可以灵活地完成多路信号合路输出,通过重采样、整数插值、多路并行插值、数字上变频处理后的IQ数据变换成采样率相同的单路数据,读取在线控制参数控制各路数据的幅度自动缩小并完成信号合路,最终通过单片DA完成多路信号合路输出。这种多路信号输出方式可以适应小型化、经济型的信号模拟仿真场合。
-
公开(公告)号:CN116662216A
公开(公告)日:2023-08-29
申请号:CN202310383856.0
申请日:2023-04-12
Applicant: 中电科思仪科技股份有限公司
IPC: G06F12/0806 , G06F3/06
Abstract: 本发明公开了一种跨模块的高速数据流连续回放处理方法,设置存储模块和回放模块,依次完成待回放数据流跨模块自动连续传输、数据流解帧、数据缓存以及数据还原回放。为了实现跨模块数据流连续传输,利用存储模块和回放模块之间的信号线交互以及数据尾标记的机制,完成跨模块连续数据流传输控制,可实现跨模块数据流连续传输。可完成既定格式数据流解帧,解帧出数据流中的数据类型、采样率参数决定缓存区内待还原数据读出的速度,并且影响缓存区的待还原数据写入速度和高速传输口中的数据流的传输速度。通过逐级反馈实现回放速度自动匹配。
-
公开(公告)号:CN119544126A
公开(公告)日:2025-02-28
申请号:CN202411757098.5
申请日:2024-12-03
Applicant: 中电科思仪科技股份有限公司
IPC: H04B17/391 , H04B7/185
Abstract: 本申请涉及无线信息传输技术领域,提供一种可重构的高精度多径时延模拟方法及装置。将群时延与相对时延进行三次分级,使用降次farrow滤波器结构实现时延量在小数范围的精时延,精度可达0.1ns,使用ram资源实现时延量为系统时钟整数倍的粗时延,利用乒乓操作,通过错位地址控制技术实现信号大范围时延,最终实现大范围、高精度的多径时延仿真。
-
公开(公告)号:CN119093974A
公开(公告)日:2024-12-06
申请号:CN202411138425.9
申请日:2024-08-19
Applicant: 中电科思仪科技股份有限公司
Abstract: 本发明属于无线通信领域,提供了一种基于智能反射面的空时编码空间调制方法及系统,利用RIS的特征,首先对由单根发射天线发出的信号在不同时隙进行不同的相位调制,使得发射信号具有类似Alamouti空时编码的格式,从而可以获得二阶发射分集;同时利用已知的信道状态信息对传播信道进行重构,使得被选中的接收天线处的信噪比最大化,以此提升系统性能。此外,所提出的方法支持接收端的线性译码方法,因而具有较低的译码复杂度。仿真实验表明,在不同的参数配置和不同的频谱效率下,本方案(RIS‑AlaSM)都具有比现有的基于RIS的接收端正交反射调制(RIS‑RQRM)更好的误码性能。
-
公开(公告)号:CN114509972A
公开(公告)日:2022-05-17
申请号:CN202210068833.6
申请日:2022-01-21
Applicant: 中电科思仪科技股份有限公司
IPC: G05B19/042
Abstract: 本发明公开了一种模拟信号接收通道延迟测量装置及测量方法,属于射频接收记录领域。本发明装置包括信号发生器和射频记录仪;信号发生器与射频记录仪通过一根电缆进行连接。本发明测量精度高,测量误差在1个采样周期时间内;满足通用射频记录仪通道延迟时间测量,不针对特定接收机,无需特定信号发生器;测试连接简单,同时消除外部触发电缆连接带来的误差,只有一个射频连接;满足可变带宽通道的延迟时间测量。
-
-
-
-
-
-
-
-
-