一种模拟信号接收通道延迟测量装置及测量方法

    公开(公告)号:CN114509972B

    公开(公告)日:2024-04-12

    申请号:CN202210068833.6

    申请日:2022-01-21

    Abstract: 本发明公开了一种模拟信号接收通道延迟测量装置及测量方法,属于射频接收记录领域。本发明装置包括信号发生器和射频记录仪;信号发生器与射频记录仪通过一根电缆进行连接。本发明测量精度高,测量误差在1个采样周期时间内;满足通用射频记录仪通道延迟时间测量,不针对特定接收机,无需特定信号发生器;测试连接简单,同时消除外部触发电缆连接带来的误差,只有一个射频连接;满足可变带宽通道的延迟时间测量。

    一种可实现双模块存储阵列的存储系统及方法

    公开(公告)号:CN115981571A

    公开(公告)日:2023-04-18

    申请号:CN202310079389.2

    申请日:2023-01-17

    Abstract: 本发明公开了一种可实现双模块存储阵列的存储系统及方法,涉及数据存储处理技术领域。该存储系统包括采集端和存储端;采集端包括核心FPGA和传输接口;存储端包括若干个存储模块,存储模块包括主控FPGA、DDR4和SSD;核心FPGA接收输入数据,对接收的数据进行数据分发控制,通过传输接口传输至存储模块;存储模块接收采集端发送的数据,根据工作模式进行数据存储;主控FPGA从传输接口输出端接收到采集端传输过来的数据,并控制数据缓存进入DDR4,当SSD中可以接收数据时,主控FPGA控制从DDR4的数据缓存输出数据至SSD。本发明可实现数据存储全路径上的高速率数据处理。

    一种模拟信号接收通道延迟测量装置及测量方法

    公开(公告)号:CN114509972A

    公开(公告)日:2022-05-17

    申请号:CN202210068833.6

    申请日:2022-01-21

    Abstract: 本发明公开了一种模拟信号接收通道延迟测量装置及测量方法,属于射频接收记录领域。本发明装置包括信号发生器和射频记录仪;信号发生器与射频记录仪通过一根电缆进行连接。本发明测量精度高,测量误差在1个采样周期时间内;满足通用射频记录仪通道延迟时间测量,不针对特定接收机,无需特定信号发生器;测试连接简单,同时消除外部触发电缆连接带来的误差,只有一个射频连接;满足可变带宽通道的延迟时间测量。

    一种基于FPGA的高速连续数据流存储处理装置及方法

    公开(公告)号:CN114390117A

    公开(公告)日:2022-04-22

    申请号:CN202111448601.5

    申请日:2021-12-01

    Abstract: 本发明公开了一种基于FPGA的高速连续数据流存储处理装置及方法,属于数据流存储处理领域。本方法面对多路并行高速数据,可完成并行数据流三级组帧,组帧后的数据可按照文件,数据段,数据块三种大小完成数据搜索;本方法采用FPGA全并行方案组帧数据流,完成数据流处理过程;本方法针对组帧后的高速数据流,提出了高速传输口数据传输控制方案,通过数据流组帧缓存端和数据存储端之间的交互控制,完成在线切换数据存储板,并保证数据存储处理连续。

    一种快速数据筛选方法及系统

    公开(公告)号:CN110825343B

    公开(公告)日:2021-12-03

    申请号:CN201911071810.5

    申请日:2019-11-05

    Inventor: 赵金龙 顾军 徐健

    Abstract: 本公开提出了一种快速数据筛选方法及系统,针对海量信道数据,首先利用阈值比较器对输入数据进行数据有效性的判断,根据比较结果判断该数据对于下一级处理的可用性,减少了资源压力。利用快速数据比较,优先级数组序列生成以及输出数据选通三部分处理,在保证实时性和资源可用性的基础上完成了数据优先级快速筛选,对多信道数据的优先级快速筛选具有良好的效果,并且数据筛选速度快,在数据量增加的情况下,实时性良好,基于FPGA硬件设计在基于不同FPGA的平台上都可以良好的运行,可移植程度高。

    一种基于FPGA和DDR的多路信号发生方法及装置

    公开(公告)号:CN117764014A

    公开(公告)日:2024-03-26

    申请号:CN202311777065.2

    申请日:2023-12-22

    Abstract: 本发明属于信号模拟仿真领域,具体涉及一种基于FPGA和DDR的多路信号发生方法及装置,本发明,搭载大容量DDR作为波形存储器,原始波形的存储和多路波形的复原过程不是同时进行的,生成的信号的带宽及数量不再受限制;可以灵活地完成多路信号合路输出,通过重采样、整数插值、多路并行插值、数字上变频处理后的IQ数据变换成采样率相同的单路数据,读取在线控制参数控制各路数据的幅度自动缩小并完成信号合路,最终通过单片DA完成多路信号合路输出。这种多路信号输出方式可以适应小型化、经济型的信号模拟仿真场合。

    一种跨模块的高速数据流连续回放处理方法

    公开(公告)号:CN116662216A

    公开(公告)日:2023-08-29

    申请号:CN202310383856.0

    申请日:2023-04-12

    Abstract: 本发明公开了一种跨模块的高速数据流连续回放处理方法,设置存储模块和回放模块,依次完成待回放数据流跨模块自动连续传输、数据流解帧、数据缓存以及数据还原回放。为了实现跨模块数据流连续传输,利用存储模块和回放模块之间的信号线交互以及数据尾标记的机制,完成跨模块连续数据流传输控制,可实现跨模块数据流连续传输。可完成既定格式数据流解帧,解帧出数据流中的数据类型、采样率参数决定缓存区内待还原数据读出的速度,并且影响缓存区的待还原数据写入速度和高速传输口中的数据流的传输速度。通过逐级反馈实现回放速度自动匹配。

    一种中心频率与带宽可调的噪声信号发生装置及方法

    公开(公告)号:CN111224622B

    公开(公告)日:2023-07-25

    申请号:CN201911145696.6

    申请日:2019-11-21

    Abstract: 本发明公开了一种中心频率与带宽可调的噪声信号发生装置及方法,该装置包括依次连接的放大器一、低通滤波器一和开关一,所述开关一输出两路信号,一路信号经可调衰减器和低通滤波器二,再经过开关二输出,另一路信号经混频器一、带通滤波器、放大器二、混频器二和低通滤波器三,再经过开关二输出,所述混频器一与第一可变本振连接,所述混频器二与第二可变本振连接,本发明所公开的装置及方法高带宽且任意可调,噪声信号带内平坦度好,且频段覆盖广,选择合适的本振信号和滤波器频段,输出的噪声信号频率可以覆盖所需的各种频段。

    一种基于OSG的无线通信仿真系统及仿真方法

    公开(公告)号:CN117763867A

    公开(公告)日:2024-03-26

    申请号:CN202311859422.X

    申请日:2023-12-30

    Abstract: 本发明属于无线通信技术领域,具体涉及一种基于OSG的无线通信仿真系统及仿真方法。本发明提供的仿真方法结合了OSG、osgEarth技术,实现了高精度三维地球数据与无线通信设备信号模型的动态绘制,为通信仿真提供更真实的场景。引入通信信道模拟硬件无线通信设备,使得仿真更加贴近实际通信环境,提高了仿真的精准度和实用性。并且通过优化人机交互设计,使得操作者能够更便捷地进行仿真监控与调整,提高了系统的易用性。

    一种基于FPGA的遥测PCM解码和帧同步方法

    公开(公告)号:CN112073151B

    公开(公告)日:2023-02-17

    申请号:CN202010927872.8

    申请日:2020-09-07

    Abstract: 本发明属于测试技术领域,涉及遥测PCM解码帧同步方法。一种基于FPGA的遥测PCM解码和帧同步方法,包括:对PCM‑BPSK‑PM/FM制式遥测信号解调后的数据流根据码型进行解码;对解码后的数据进行帧同步,并输出有效信息数据。本发明的方法中,对BIΦ‑L、BIΦ‑M和BIΦ‑S码型的解码利用其编码的固有特性即每个码元都对应一个“1”和“0”跳变,从而运算判断出待解码的数据流中每个码元对应的前半位码元和后半位码元的位置,具有极好的准确率和效率;在帧同步方法中,使用对比判断出BPSK副载波解调后码元中“0”和“1”是否同时翻转的问题,能有效的进行信息数据的正确提取。

Patent Agency Ranking