- 专利标题: 基于FPGA的芯片测试方法和装置
-
申请号: CN202411041956.6申请日: 2024-07-31
-
公开(公告)号: CN118962398A公开(公告)日: 2024-11-15
- 发明人: 郑赫男 , 袁智皓 , 陈珊
- 申请人: 上海安路信息科技股份有限公司
- 申请人地址: 上海市虹口区纪念路500号5幢202室
- 专利权人: 上海安路信息科技股份有限公司
- 当前专利权人: 上海安路信息科技股份有限公司
- 当前专利权人地址: 上海市虹口区纪念路500号5幢202室
- 代理机构: 上海恒锐佳知识产权代理事务所(普通合伙) 31286专利代理师黄海霞
- 主分类号: G01R31/28
- IPC分类号: G01R31/28
摘要:
本发明涉及嵌入式软件测试的领域,提供基于FPGA的芯片测试方法和装置,方法包括,对待测模块进行位置约束以得到目标待测电路;根据待测模块构建对应的测试用例生成电路和测试结果分析电路;将测试用例生成电路、测试结果分析电路与目标待测电路连接以得到整体测试电路,根据整体测试电路的测试分析结果调试测试用例生成电路和测试结果分析电路,在测试分析结果满足预设的调试通过条件时,整体测试电路的配置文件存入配置库,以供符合预设要求的其他待测模块构建对应的测试用例生成电路和测试结果分析电路。本案通过映射底层电路确定测试用例生成电路和测试结果分析电路的位置,省去了工具综合和时序分析收敛的环节和时间,提高整体运行效率。