发明专利
JP6048279B2 フォールデッドカスコード増幅回路 有权
折叠级联放大器电路

  • 专利标题: フォールデッドカスコード増幅回路
  • 专利标题(英): Folded cascode amplification circuit
  • 专利标题(中): 折叠级联放大器电路
  • 申请号: JP2013069947
    申请日: 2013-03-28
  • 公开(公告)号: JP6048279B2
    公开(公告)日: 2016-12-21
  • 发明人: 檀上 匠
  • 申请人: 富士通株式会社
  • 申请人地址: 神奈川県川崎市中原区上小田中4丁目1番1号
  • 专利权人: 富士通株式会社
  • 当前专利权人: 富士通株式会社
  • 当前专利权人地址: 神奈川県川崎市中原区上小田中4丁目1番1号
  • 代理商 青木 篤; 伊坪 公一; 樋口 外治; 小林 龍
  • 主分类号: H03F3/45
  • IPC分类号: H03F3/45 H03F1/08
フォールデッドカスコード増幅回路
公开/授权文献
信息查询
0/0