-
公开(公告)号:CN111858141B
公开(公告)日:2021-12-17
申请号:CN202010722164.0
申请日:2020-07-24
申请人: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
摘要: 本申请涉及一种系统芯片存储控制装置和系统芯片,系统芯片存储控制装置包括数据寄存器、解码纠错单元和流水线控制单元。所述解码纠错单元与所述数据寄存器信号连接,用于对所述数据寄存器寄存的数据进行解码纠错,得到第一目标读数据,并将所述第一目标读数据返回至所述数据寄存器。所述流水线控制单元与所述数据寄存器的所述解码纠错单元信号连接。本申请提供的系统芯片存储控制装置可以解决所述微处理器对所述内存模块进行读操作时的时序混乱的问题。
-
公开(公告)号:CN111858056B
公开(公告)日:2021-12-17
申请号:CN202010721600.2
申请日:2020-07-24
申请人: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
摘要: 本申请涉及一种任务调度方法、装置、计算机设备和存储介质。所述方法包括:根据映射关系,将任务集中的任务映射到处理器集中对应的处理器;将映射到同一处理器的各个任务分别划分至对应的线程中;根据预设调度模式,获取划分到各个线程中的任务的执行顺序,其中,所述预设调度模式包括全局调度模式、局部调度模式和静态调度模式中的至少一种。采用本方法能够通过将任务集中的任务映射到处理器集中对应的处理器上,然后将各个任务划分到对应的线程,并根据预设调度模式获取各个线程中的任务的执行顺序,使得处理器能够根据执行顺序对应的执行相应的任务,避免了处理器在任务处理过程中出现死锁的情况,能够最大化的提高处理器的任务处理性能。
-
公开(公告)号:CN111858056A
公开(公告)日:2020-10-30
申请号:CN202010721600.2
申请日:2020-07-24
申请人: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
摘要: 本申请涉及一种任务调度方法、装置、计算机设备和存储介质。所述方法包括:根据映射关系,将任务集中的任务映射到处理器集中对应的处理器;将映射到同一处理器的各个任务分别划分至对应的线程中;根据预设调度模式,获取划分到各个线程中的任务的执行顺序,其中,所述预设调度模式包括全局调度模式、局部调度模式和静态调度模式中的至少一种。采用本方法能够通过将任务集中的任务映射到处理器集中对应的处理器上,然后将各个任务划分到对应的线程,并根据预设调度模式获取各个线程中的任务的执行顺序,使得处理器能够根据执行顺序对应的执行相应的任务,避免了处理器在任务处理过程中出现死锁的情况,能够最大化的提高处理器的任务处理性能。
-
公开(公告)号:CN111859828B
公开(公告)日:2021-08-24
申请号:CN202010730838.1
申请日:2020-07-27
申请人: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
IPC分类号: G06F30/32 , G06F30/3315 , G06F119/06
摘要: 本发明涉及一种复制关键路径电路和芯片。所述复制关键路径电路包括延迟链电路、采样电路和裕量信息电路。其中延迟链电路用于动态地对实际关键路径进行划分,将所述实际关键路径划分为一个复制关键路径等效电路和一个时序裕量电路,并根据所述复制关键路径等效电路与所述时序裕量电路的占比和输入信号生成输出信号;采样电路与所述延迟链电路电连接,用于对所述延迟链电路的所述输出信号进行采样,并生成包含所述延迟链电路的输出信号的采样信息;以及裕量信息电路与所述采样电路电连接,用于接收所述采样信息,并根据对应于同一所述延迟链电路的多个输出信号,确定所述实际关键路径在所述延迟链电路中的实际边界信息。
-
公开(公告)号:CN111859828A
公开(公告)日:2020-10-30
申请号:CN202010730838.1
申请日:2020-07-27
申请人: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
IPC分类号: G06F30/32 , G06F30/3315 , G06F119/06
摘要: 本发明涉及一种复制关键路径电路和芯片。所述复制关键路径电路包括延迟链电路、采样电路和裕量信息电路。其中延迟链电路用于动态地对实际关键路径进行划分,将所述实际关键路径划分为一个复制关键路径等效电路和一个时序裕量电路,并根据所述复制关键路径等效电路与所述时序裕量电路的占比和输入信号生成输出信号;采样电路与所述延迟链电路电连接,用于对所述延迟链电路的所述输出信号进行采样,并生成包含所述延迟链电路的输出信号的采样信息;以及裕量信息电路与所述采样电路电连接,用于接收所述采样信息,并根据对应于同一所述延迟链电路的多个输出信号,确定所述实际关键路径在所述延迟链电路中的实际边界信息。
-
公开(公告)号:CN111813176A
公开(公告)日:2020-10-23
申请号:CN202010729495.7
申请日:2020-07-27
申请人: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
IPC分类号: G05F1/565
摘要: 本申请涉及一种自启动偏置电压生成电路和电子设备,所述自启动偏置电压生成电路包括基准电流源、场效应管M1、第一电流镜、第二电流镜、场效应管M2和场效应管M3。所述场效应管M1的栅极与所述基准电流源连接,所述基准电流源用于向所述场效应管M1提供电流,并使得所述场效应管M1导通。所述第一电流镜用于生成第一偏置电压和第二偏置电压。所述第二电流镜用于生成第三偏置电压和第四偏置电压。本申请实施例提供的自启动偏置电压生成电路能够减少所述自启动偏置电压生成电路的功耗。
-
公开(公告)号:CN111857223A
公开(公告)日:2020-10-30
申请号:CN202010721944.3
申请日:2020-07-24
申请人: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
IPC分类号: G05F1/56
摘要: 本申请涉及一种芯片电压的调节方法、装置、计算机设备和存储介质。芯片电压调节方法通过获取芯片的初始输出电压值;根据初始输出电压值确定初始裕量码信息;获取芯片的临界裕量码信息。判断初始裕量码信息与临界裕量码信息是否相同,若不相同,则调节芯片的初始过工作电压值,得到目标工作电压值;获取芯片的目标工作电压值下的目标输出电压值,将目标输出电压值作为初始输出电压值,返回执行所述根据初始输出电压值确定初始裕量码信息,直至初始裕量码信息与临界裕量码信息相同。本申请涉及的芯片电压的调节方法能够自适应的调节芯片的电压。
-
公开(公告)号:CN111813179A
公开(公告)日:2020-10-23
申请号:CN202010723215.1
申请日:2020-07-24
申请人: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
IPC分类号: G06F1/10 , G06F1/3206 , G06F1/3225 , G06F9/30
摘要: 本申请提供了一种模数转换器的控制方法及控制芯片。所述控制方法包括:接收事件触发信号,所述事件触发信号包括外部触发信号或所述控制芯片内部非所述CPU输出的触发信号;响应所述事件触发信号并唤醒模数转换器工作。本申请采用上述方式唤醒所述模数转换器进行工作,整个过程不需要CPU的参与,实现完全的自动化处理,从而降低CPU的功耗,进而提升CPU的工作性能,最终实现提高芯片整体的性能。
-
公开(公告)号:CN111813180B
公开(公告)日:2021-10-08
申请号:CN202010723324.3
申请日:2020-07-24
申请人: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
摘要: 本申请涉及一种系统芯片存储控制方法、装置和系统芯片,所述系统芯片存储控制方法应用于系统芯片,所述方法通过接收所述内存模块在第二读时钟周期发送的第一初始读数据,所述第一初始读数据是所述内存模块根据第一地址信息和第一控制信息获取的数据,所述第一地址信息和所述第一控制信息由所述微处理器在第一读时钟周期向所述内存模块发送;在第三读时钟周期,对所述第一初始读数据进行解码纠错,得到第一目标读数据,并将所述第一目标读数据返回至所述微处理器。本申请提供的系统芯片存储控制方法能够解决所述微处理器对所述内存模块控制时存在的时序混乱的问题。
-
公开(公告)号:CN111813180A
公开(公告)日:2020-10-23
申请号:CN202010723324.3
申请日:2020-07-24
申请人: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
摘要: 本申请涉及一种系统芯片存储控制方法、装置和系统芯片,所述系统芯片存储控制方法应用于系统芯片,所述方法通过接收所述内存模块在第二读时钟周期发送的第一初始读数据,所述第一初始读数据是所述内存模块根据第一地址信息和第一控制信息获取的数据,所述第一地址信息和所述第一控制信息由所述微处理器在第一读时钟周期向所述内存模块发送;在第三读时钟周期,对所述第一初始读数据进行解码纠错,得到第一目标读数据,并将所述第一目标读数据返回至所述微处理器。本申请提供的系统芯片存储控制方法能够解决所述微处理器对所述内存模块控制时存在的时序混乱的问题。
-
-
-
-
-
-
-
-
-